Cтраница 2
Содержимое выходного буфера подготавливается программой-пользователем и представляет собой блок данных, который должен быть передан программой канального уровня в линию межмашинной связи. [16]
Перевод выходного буфера в состояние Выключено осуществляется сигналом EDS Разрешение выдачи высокого уровня. Одновременно схема формирования признака нуля вырабатывает сигнал высокого уровня ZR при равенстве нулю результата суммирования. [17]
![]() |
Входные буферные схемы для ИС с ЭСЛ-входными уровнями ( а, с ТТЛ-входными уровнями ( б и с ТТЛ-входными уровнями с р-п. - / 7-транзистором на входе ( в. [18] |
В качестве выходного буфера в таких ИС обычно используется эмиттерный повторитель с открытым эмиттером ( см., например, рис. 7.11), допускающий возможность объединения схем по выходу. [19]
Если из выходного буфера удалить полученное число, а во входной поместить новое, то вся процедура повторится заново. Можно сформировать статическую сеть процессов, соединяя соответствующие входы и выходы статических процессов с помощью дуг, представляющих потоки данных. [20]
![]() |
Структурная схема КР1802ВС1. [21] |
АЛУ поступает в выходной буфер А или В и на соответствующую выходную шину. Выходные буферы имеют на выходе состояние Выключено и могут быть переведены в это состояние при подаче на входы CS Выбор микросхемы к ED Разрешение выдачи сигналов высокого уровня. [22]
![]() |
Структурная схема КР1802ВС1. [23] |
АЛУ поступает в выходной буфер А или В и на соответствующую выходную шину. Выходные буферы имеют на выходе состояние Выключено и могут быть переведены в это состояние при подаче на входы CS Выбор микросхемы и ED Разрешение выдачи сигналов высокого уровня. [24]
Выходному НД приписываются выходные буфера, туда программист помещает данные, предназначенные для вывода из основной памяти на внешнее устройство. Выходные данные из основной памяти попадают в выходной буфер на этапе передачи, а из буфера передаются на внешнее устройство на этапе разгрузки. [25]
ОЕ сигнала высокого уровня выходные буферы переводятся в состояние Выключено. [26]
Отличие состоит лишь в выходном буфере, который значительно модифицирован. Так, в портах РО и Р2 в выходном буфере предусмотрены ключи, соединяющие их выводы с внутренними шинами AD и А соответственно. [27]
![]() |
Структурная схема МБР. [28] |
МБР с входных шин D, выходные буферы закрыты и на выход информация не выдается. [29]
В этот же момент начинается заполнение следующего выходного буфера. Выходной буфер можно заполнять только после того, как разгрузка этого буфера закончена полностью, что также автоматически обеспечивается операционной системой. [30]