Cтраница 3
При работе микросхемы в режиме сверхоперативной ( адресной) памяти с организацией четыре плюс четыре регистра по пять разрядов управление чтением и записью относительно любой из магистралей производится независимо и одновременно. [31]
При работе микросхемы в режиме ассоциативного поиска ( INS2 / MS / 10) содержимое четырех байтных регистров, предназначенных в данном случае для хранения ассоциативных признаков информации соответствующих ячеек поля памяти, сравнивается с внешним признаком ( дескриптором) подаваемым по байтовой магистрали DA-DB. Контрольные разряды в сравнении не участвуют. [32]
При работе микросхемы в режиме 0 обеспечивается простой ввод-вывод информации через любой из трех каналов, и сигналов квитирования не требуется. В этом режиме микросхема представляет собой совокупность двух 8-разрядных и двух 4-разрядных каналов ввода-вывода. Каждый канал может быть запрограммирован на ввод или вывод. [33]
Структурная схема КР1801ВП1 - 033 в режиме контроллера байтового параллельного интерфейса. [34] |
При работе микросхемы в режиме передачи информации микросхема анализирует наличие сигналов низкого уровня на входах АО-А Готовность приемника и АС-А Запрос приемника и при их поступлении производит передачу информации в регистр-приемник, сопровождая ее выдачей сигнала OUT Запись в регистр-источник. По окончании сигнала OUT микросхема вырабатывает сигнал SC-A Строб приемника, который сбрасывается после снятия сигнала АС-А. [35]
При работе микросхем с внешним источником опорного напряжения вывод 21 необходимо отключить. В этом случае опорное напряжение подается на вывод 22 микросхем. [36]
Структурная схема КР1801ВП1 - 033 в режиме контроллера байтового параллельного интерфейса. [37] |
При работе микросхемы в режиме передачи информации микросхема анализирует наличие сигналов низкого уровня на входах АО-А Готовность приемника и АС-А Запрос приемника и при их поступлении производит передачу информации в регистр-приемник, сопровождая ее выдачей сигнала OUT Запись в регистр-источник. По окончании сигнала OUT микросхема вырабатывает сигнал SC-A Строб приемника, который сбрасывается после снятия сигнала АС-А. [38]
Полный цикл работы микросхемы состоит из четырех фаз: приема, чтения, записи и выдачи, последовательность выполнения которых задается блоком синхронизации. [39]
Пример объединения двух микросхем К1800ВБ2 в устройстве синхронизации. [40] |
Временные диаграммы работы микросхемы приведены на рис. 10.9 - 10.11. На рис. 10.10 временные диаграммы приведены для работы микросхемы в профилактическом режиме, ни рис. 10.11 - в рабочем режиме. [41]
Временная диаграмма работы генератора КР1810ГФ84.| Схема установки микропроцессора и микропроцессорной системы в исходное состояние с помощью микросхемы К. Р1810ГФ84. [42] |
Временная диаграмма работы микросхемы КР1810ГФ84 приведена на рис. 16.31, основные параметры даны в табл. 16.29, предельно допустимые электрические режимы эксплуатации - в табл. 16.30, предельные значения режимов эксплуатации - в табл. 16.22. В табл. 16.31 указаны временные параметры, рекомендуемые для эксплуатации и обеспечивающие устойчивую работу системы в целом. [43]
Временные диаграммы работы микросхем в различных режимах показаны на рис. 20.5, 20.7 - 20.10, 20.12. Значение параметров trm. I TLH для всех сигналов должно быть не более 15 не при работе микросхемы. [44]
Полный цикл работы микросхемы состоит из четырех фаз: приема, чтения, записи и выдачи, последовательность выполнения которых задается блоком синхронизации. [45]