Cтраница 4
Проверить режим работы микросхемы D1, если отклонений нет, то вероятной причиной может быть малый коэффициент усиления микросхемы из-за обрыва или неисправности конденсатора С8, а также дефект в микросхеме. [46]
Полный цикл работы микросхемы состоит из четырех фаз: приема, чтения, записи и выдачи, последовательность выполнения которых задается блоком синхронизации. [47]
Временные диаграммы работы микросхемы DAM в различных режимах считывания показаны на рис. 10.20. Входы, разрешающие выдачу данных EAD или EBD, поддерживаются в состоянии лог. О ( Ион) при выборе адреса считывания и в состоянии лог. [48]
Структурная схема К. Р1802ВВ1. [49] |
Синхронизация режимов работы микросхемы ОИ осуществляется путем подачи управляющих сигналов на входы разрешения обмена информацией, входы разрешения записи, чтения и управления счетом. [50]
Временная диаграмма работы K. P580BB5IA ь режиме синхронного приема. [51] |
В этом режиме работа микросхемы начинается с поиска синхросимволов. Информация принимается по входу RxD на первый регистр приемника и непрерывно сравнивается с содержимым регистра первого синхросимвола. Если содержимое двух регистров не одинаково, то регистр приемника принимает следующий бит информации и сравнение повторяется. Когда содержимое сравниваемых регистров становится одинаковым, УСАПП заканчивает поиск и переходит в режим синхронизации. [52]
Возможны следующие режимы работы микросхемы: режим хранения; режим считывания; режим программирования и контроля матрицы И. [53]
Вначале рассматривается принцип работы микросхем, а затем - модуля в целом. [54]
Условное графическое обозначение К584ВГ1. [55] |
За один такт работы микросхемы возможна проверка сразу нескольких признаков, установка групп триггеров в регистре состояний, счет в таймерах и работа блока битовых операций. Кроме длины таймеров микросхема позволяет также наращивать разрядность шины данных, длину регистра состояний, число подключаемых к коммутатору КУ условий за счет использования нескольких микросхем. [56]
В логическом режиме работы микросхемы источником данных для сумматора могут зыгь D-триггеры фиксатора шины OB, MUXO i ЛСС. Микросхема может выполнять полный ia6op логических операций, приведенных в габл. В логическом режиме работы ( СО / 2 0) сумматор осуществляет исключаю-дее ИЛИ над данными на входах ОХ и О У. Формирователь кодов при СО / / 1 выполняет ФУНКЦИИ инвертора по состоянию на входе ТО / О. [57]
Управление выбором режима работы микросхемы осуществляется подачей на входы INSO - INS7 уровней в соответствии с табл. 13.93, 13.94. Использование диагностических режимов работы, задаваемых в соответствии с табл. 13.93, позволяет проверять правильность функционирования микросхемы в процессе работы в аппаратуре пользователя. [58]
Возможны следующие режимы работы микросхемы: режим хранения; режим считывания; режим прогграммирования и контроля матрицы И. [59]
Помимо выбора режима работы микросхемы комбинации напряжений на этих выводах осуществляют переадресацию регистров и векторов прерываний. [60]