Cтраница 1
Структурная схема сдвигающего регистра на потенциальных элементах.| Разряд сдвигающего регистра со структурой М - S ( двухступенчатый триггер и ее условное обозначение. [1] |
Разряд регистра может быть превращен в одноразрядный двоичный счетчик. [2]
Программно-доступные регистры микропроцессора. [3] |
Разряды регистра признаков содержат признаки состояния микропроцессора, которые разделены на две группы: признаки результата и признаки управления. [4]
Сложение двух чисел с помощью простой команды СЛОЖЕНИЕ. [5] |
Разрядам регистра состояния, соответствующим равенству результата нулю, наличию у него знака минус и появлению переноса из старшего разряда, присваиваются необходимые значения. [6]
Четырехтактный сдвигающий регистр на МПТ. [7] |
Каждый разряд регистра состоит из основной и вспомогательной передающей ячейки. Нагрузкой основной ячейки являются обмотки записи вспомогательной ячейки, а нагрузкой вспомогательной - обмотки записи основной следующего разряда. [8]
Сдвигающие регистры. а - двухфазный. б - четырехфазный. [9] |
Один разряд регистра состоит из двух каскадов, а для запоминания n - разрядного слова надо In каскадов. Передача цифры с каскада на каскад сопровождается ее инвертированием и происходит в момент действия сигналов Ф1 и Ф2, открывающих транзисторы Т2 и ТЗ соответствующих каскадов. [10]
Модифицированный вариант двухтактного сдвигового регистра. [11] |
Один разряд регистра состоит из шести МДП транзисторов, параметры которых должны удовлетворять требованиям, описанным в предыдущем параграфе. С целью исключения возможности взаимодействия двух соседних информационных сигналов, необходимо, чтобы тактовые импульсы Ф и Ф2 - не перекрывали друг друга во времени. [12]
Каждый разряд регистра состоит из двух простых синхронных элементов, за исключением входных разрядов, первые элементы которых имеют в нашем случае сборку из двух схем И - ИЛИ по два входа И в каждой. [13]
Каждый разряд регистра адреса представляет собой триггер с потенциальными связями и с парафазным занесением информации. Цепи для управления записью информации и цепи сброса в регистре отсутствуют. [14]
Каждый разряд ассоциативного регистра сравнивается с соответствующим разрядом всех / регистров накопителя памяти, содержащих хранимую информацию, тогда и только тогда, когда маск-регистр имеет определенное значение в данной разрядной позиции. [15]