Cтраница 2
Блок управляющих регистров предназначен для временного хранения управляющей информации. [16]
Блок управляющих регистров ( БУР) предназначен для временного хранения управляющей информации. Он содержит регистры и счетчики, участвующие в управлении вычислительным процессом. [17]
Блок управляющих регистров предназначен для временного хранения управляющей информации. [18]
Блок управляющих регистров ( БРУ) состоит из регистров, содержащих информацию о состоянии системы. Это 64-разрядный регистр слова - состояния программы ( РССП) и регистр адреса процессора ( РАП), через который в оперативную память системы поступают адреса команд и данных. Буферный регистр адреса хранит адрес выполняемой команды для ее автоматического повторения при сбоях. [19]
Блок управляющих регистров предназначен для временного хранения управляющей информации. [20]
Блок управляющих регистров объединяет запоминающие регистры, характеризующие состояние процессора в каждый момент времени. [21]
Блок управляющих регистров объединяет в себе множество запоминающих регистров, характеризующих состояние процессора в каждый момент времени. [22]
Помимо управляющих регистров, у многих устройств есть буфер данных, из которого операционная система может читать данные, а также писать данные в него. Например, для отображения пикселов на экране данные обычно помещаются в видеопамять, являющуюся, по сути, буфером данных, доступным операционной системе и другим программам для чтения и записи. [23]
Ряд управляющих регистров, начиная с управляющего регистра, заданного полем Ri, и кончая управляющим регистром, заданным полем R3, загружаются из ячеек памяти, указанных адресом второго операнда. [24]
Процедура перехода к прерывающей программе и возврат из нее в ЕС ЭВМ. [25] |
В управляющем регистре 0 разряд 0 задает ( запрещает) блок-мультиплексный режим каналов ввода-вывода; разряд / - управление запретом установки маски системы; разряд 2 - управление синхронизацией часов; разряды 8 9 и / / - управление размером страниц и сегментов при динамическом распределении памяти; разряды 16 - 19 - маски оповещения о сбое, экстренном сигнале, сигнале внешнего вызова. [26]
В управляющем регистре / разряды 0 - 7 и 8 - 25 выделены для указания соответственно длины и адреса таблицы сегментов. В управляющих регистрах 10 и II ъ разрядах 8 - 31 находятся граничные адреса области памяти, на которую распространяется регистрация программных событий. [27]
В управляющем регистре 1 разряды 0 - 7 и 8 - 25 выделены для указания соответственно длины и адреса таблицы сегментов. [28]
В управляющих регистрах ЦУ хранятся номера базисов для адресов команды ( РНБ), номера индексов ( РНИ), номер уровня, на котором выполняется текущая команда ( РНУр), базис индекса ( РБИ) и границы защиты ( Р31 и Р32) для выполняемой программы. [29]
Механизм денормализации.| Определение целой части результата. [30] |