Сдвиговый регистр - Большая Энциклопедия Нефти и Газа, статья, страница 1
При поносе важно, какая скорость у тебя, а не у твоего провайдера. Законы Мерфи (еще...)

Сдвиговый регистр

Cтраница 1


Сдвиговый регистр ( S-140 shift register), состоящий, вообще говоря, из нескольких ячеек, выходные сигналы нескольких из которых подаются на вход комбинационной логической схемы. Важным частным случаем является регистр с линейной прямой связью, в котором функция прямой связи реализуется линейной логической схемой ( L. В регистре с линейной прямой связью осуществляется свертка входной последовательности регистра с последовательностью комбинационных коэффициентов ( См.  [1]

2 Функциональная диаграмма моношины. [2]

Сдвиговый регистр ( 74LS164), расположенный на противоположном конце рисунка, принимает биты по переднему фронту импульса BIT VALID ( бит установлен), который используется здесь как тактирующий.  [3]

4 Вид информации на экране анализатора при проверке десятичного счетчика в однократном режиме ( а и десятичного счетчика с дешифраторами ( б.| Проверка кольцевого регистра. [4]

Сдвиговые регистры проверяются так же, как отдельные D-триггеры.  [5]

Сдвиговый регистр строится на быстродействующих элементах. Знакогенератор может быть выполнен либо на ПЗУ емкостью 2 - 3 тыс. бит с быстродействием 1 - 1 5 МГц, либо на вентильных схемах в интегральном исполнении.  [6]

7 Сдвиговый регистр. [7]

Сдвиговый регистр с накопительными конденсаторами обеспечивает продвижение произвольной комбинации включенных каскадов.  [8]

9 Регистр на D-триггерах и его функциональное обозначение. [9]

Сдвиговые регистры, или регистры последовательного действия, выполняют сдвиг двоичной информации. Если ввод и вывод двоичного числа осуществляется в последовательном коде, то сдвиговый регистр не выполняет преобразующих функций. В состав каждого разряда регистра входят, помимо триггера, конъюнктор и схема задержки. Для разделения управляющих сигналов сдвига и УО введена схема De. Схемы задержки выделены для пояснения принципа работы. В начальный момент времени все триггеры устанавливают в нуль сигналом УО по входам R триггеров. Предположим, что в триггере записана 1; тогда сигнал С1, устанавливая в триггере 0, открывает конъюнктор данного разряда и производит передачу единицы через схему задержки в триггер следующего разряда.  [10]

11 Фрагмент одного из вариантов структуры ПЗС.| Схема работы трехтактного сдвигового регистра на ПЗС. [11]

Сдвиговые регистры на ПЗС можно строить подобно регистрам на обычных триггерах или на феррит-диодных и феррит-транзисторных элементах в виде однотактных, двухтактных и трехтактных схем.  [12]

Сдвиговый регистр должен строиться на быстродействующих элементах, так как за время строчной развертки он должен произвести полный сдвиг информации.  [13]

14 Схема подключения логического анализатора для проверки сдвигового. [14]

Сдвиговые регистры проверяют так же, как отдельные триггеры задержки.  [15]



Страницы:      1    2    3    4