Сдвиговый регистр - Большая Энциклопедия Нефти и Газа, статья, страница 2
И волки сыты, и овцы целы, и пастуху вечная память. Законы Мерфи (еще...)

Сдвиговый регистр

Cтраница 2


16 Дерево семейства полупроводниковой памяти. [16]

Сдвиговый регистр может накапливать и выдавать биты данных только последовательно и поэтому не имеет произвольного доступа. Такая последовательная память обычно менее удобна для использования, чем оперативные запоминающие устройства.  [17]

Сдвиговые регистры представляют собой по существу электронные линии задержки, ячейки которых соединяются последовательно, так что выход одной ячейки является входом последующей.  [18]

Сдвиговый регистр, выполняющий одновременно сдвиг на множественное число позиций.  [19]

Сдвиговый регистр, изображенный на рис. 4.18, имеет максимальную емкость 6 байтов.  [20]

Рассмотренный сдвиговый регистр может использоваться как распределитель импульсов, причем возможность уменьшения сопротивлений R1 - R3 ввиду слабой зависимости длительности разряда конденсаторов С1 - СЗ ( по сравнению со схемой рис. 2) от величины JV позволяет использовать такой распределитель импульсов для формирования мощных токовых сигналов, что - весьма выгодно при использовании импульсного питания всего регистра.  [21]

Двадцатиразрядный сдвиговый регистр фирмы General Microelectronics ( США), выпущенный в 1964 г., был первой И С на МДП транзисторах. В настоящее время сдвиговые регистры для систем памяти выпускают все полупроводниковые фирмы США.  [22]

23 Схема генератора М - последовательности длительностью 2047 символов на 11-разрядном сдвиговом регистре ( а и 31 символ на 5-разрядном сдвиговом регистре ( б. [23]

Рассмотрим сдвиговый регистр с п разрядами, представляющий собой совокупность триггеров. Это относится ко всем триггерам регистра. Но на первый триггер регистра поступает логическая сумма ( по модулю 2) состояний нескольких выходов.  [24]

25 Пример синхронного режима.| Пример мультимастерной системы. [25]

Поскольку сдвиговый регистр не доступен программисту, а передача данных занимает некоторое количество циклов синхронизации, необходимо производить запись в регистр данных, опрашивая флаг TDRE во избежание потери данных вследствие записи поверх еще не отправленного слова данных.  [26]

Описываемый сдвиговый регистр способен обрабатывать данные в одном из следующих режимов: последовательный и параллельный ввод и вывод данных, сдвиг влево, сдвиг вправо.  [27]

28 Сигнал данных.| Слово состояния УАПП. [28]

Как сдвиговый регистр передатчика, так и сдвиговый регистр приемника управляются тактовыми импульсами, период следования которых в 16 раз меньше времени передачи одного бита данных. При выбираемом таким образом периоде следования тактовых импульсов гарантируется, что время сдвига не превысит одной тридцать второй части от времени передачи 1 бит данных. Указанная степень синхронизации сохраняется, даже если последовательность тактовых импульсов, определяющая скорость передачи данных по линии, и входные данные являются асинхронными.  [29]

Включение сдвиговых регистров на выходах промежуточных сумматоров позволяет обеспечить конвейеризацию обработки данных и, следовательно, повысить производительность.  [30]



Страницы:      1    2    3    4