Параллельный регистр - Большая Энциклопедия Нефти и Газа, статья, страница 1
Богат и выразителен русский язык. Но уже и его стало не хватать. Законы Мерфи (еще...)

Параллельный регистр

Cтраница 1


Параллельные регистры ( регистры памяти) используются главным образом для запоминания в течение некоторого интервала времени многоразрядного двоичного кода.  [1]

Параллельные регистры или регистры памяти применяются для ввода, хранения и вывода двоичной информации в параллельном коде.  [2]

Параллельный регистр на п разрядов ( рис. 6 - 15) выполнен без синхронизирующих элементов. Число в параллельном коде подается на входы звеньев задержки, а для выдачи информации используется схема совпадения И. В исходном состоянии транзистор схемы НЕ находится в открытом состоянии. Если на вход схемы НЕ поступает короткий импульс ( рис. 6 - 16 6), то транзисторы схемы НЕ закрываются, а транзистор мостового элемента открывается зарядным током конденсатора Сь За счет обратной связи с выхода звена задержки транзистор схемы НЕ поддерживается в закрытом состоянии до конца заряда конденсатора Ci. Затем схема возвращается в исходное состояние.  [3]

Параллельные регистры могут быть образованы из триггерных схем любого типа: асинхронных и синхронных, одноступенчатых и двухступенчатых.  [4]

5 Двоичный счетчик.| Сдвигающий регистр. [5]

Параллельный регистр представляет собой группу несоединенных триггеров, которые устанавливаются одновременно через параллельные входные провода. Если эти триггеры соединить между собой линией задержки на один импульс, как показано на рис. 5 - 55, то получится сдвигающий регистр. В сдвигающем регистре импульс на линии смещения поступает одновременно во все триггеры регистра. Это вызывает смещение двоичных цифр, хранимых в регистре, на один разряд вправо или влево, в зависимости от соединения. Сдвигающие регистры могут быть также получены из двух регистров пропусканием содержания одного в другой.  [6]

Параллельные регистры ( регистры памяти) используются главным образом для запоминания в течение некоторого интервала времени многоразрядного двоичного кода.  [7]

Параллельный регистр сдвига позволяет вводить все информационные биты одновременно.  [8]

9 Параллельный регистр на триггерах типа ащелка. [9]

Парафазные параллельные регистры не отличаются столь широким многообразием, как описанные выше однофазные.  [10]

11 Функциональная схема 4-разрядного последовательного регистра сдвига. [11]

Последовательные и параллельные регистры, в которых информацию можно сдвигать по выбору вправо или влево, называют реверсивными.  [12]

Недостатком параллельного регистра является низкое быстродействие.  [13]

В параллельных регистрах запись информации осуществляется одновременно во все разряды, в последовательных регистрах запись сдвигается тактовыми импульсами от разряда к разряду. В параллельно-последовательных регистрах имеются входы как для параллельной, так и для последовательной записи.  [14]

В параллельном регистре информация вводится параллельно ( одновременно) в каждый разряд.  [15]



Страницы:      1    2    3    4