Cтраница 3
Схема лелыюго АЦП. [31] |
На триггеры параллельного регистра записывается параллельная кодовая комбинация XaXzXi. В зависимости от значения разрядов кода выходы триггеров управляют ключами: если Ql, то сопротивление матрицы ключом присоединяется к источнику опорного напряжения, если Q - О, то - к земле. Чтобы выходное сопротивление ПКН не зависело от нагрузки, на выходе его ставится УПТ с обратной связью. [32]
Схема кольцевого коммутатора. [33] |
Очевидно, что параллельный регистр позволяет резко повысить быстродействие за счет параллельной ( одновременной) записи и считывания во всех разрядах. [34]
Структурная схема КМ1804ИР2. [35] |
Микросхема КМ1804ИР2 представляет собой 8-разрядный параллельный регистр и предназначена для работы в составе блоков обработки данных цифровых вычислительных устройств. Микросхема позволяет осуществлять: запись информации; хранение и регенерацию; установку в О всех разрядов регистра. [36]
Примеры компоновки слов из массива изображения. [37] |
В отличие от параллельного регистра выдача последующей информации у сдвигающего регистра осуществляется с задержкой ( время, затрачиваемое на сдвиг) по отношению к команде СГВ, поэтому необходимо для тех операций, где это возможно, сознательно вводить асинхронизм в работу схемы управления регистра. Основным преимуществом сдвигающего регистра является более простая схема управления, общая для всех режимов, и дешифрации. На основании приведенных соображений приемный регистр был выбран сдвигающим с параллельной записью числа. Приемный регистр выполнен так, что с приходом пер - вого импульса на сдвиг Г первые 5 разрядов устанавливаются в 0, при дальней шем поступлении импульсов Г, Г последовательно по 5 устанавливаются в 0 последующие разряды регистра. [38]
Парафазный параллельный ре гистр на триггерах R-S-RK-S - ivma.. [39] |
При сравнительной оценке однофазных и парафазных параллельных регистров необходимо отметить, что однофазные являются более эффективными при выполнении на интегральных схемах, так как содержат в два раза меньше информационных входов, чем парафазные регистры. Уменьшение числа входов позволяет сократить количество выводов интегральной схемы, что создает благоприятные возможности для проектирования БИС. [40]
Код очередной команды поступает в параллельный регистр RG и хранится в нем до поступления следующей команды. [41]
Схема управления следующим адресом.| Схема ускоренного переноса.| Универсальный параллельный регистр. [42] |
Схема на рис. 7.120 является универсальным параллельным регистром. [43]
Сдвоенный регистр азимута состоит из двух параллельных регистров, в которых формируются первые ( линейные) приближения синуса и косинуса азимута. Синусный регистр содержит 12 разрядов, и его выходы связаны с одним из преобразователей число-напряжение в аналоговой части устройства. [44]
На рис. 10.12 приведены схемы разрядов параллельных регистров. [45]