Cтраница 1
Входной регистр необходим для обращения кода сигнала, который вычитается, а выходной - для обращения в соответствующих случаях кода сигнала на выходе сумматоров. [1]
Входной регистр является приемником цифровой информации и элементом управления токовыми переключателями. Он состоит из 11 двухтактных ЭСЛ D - триггеров со стробируемыми входами. Вход синхронизации С позволяет подавать управляющие сигналы одновременно на соответствующие входы токовых переключателей; при их идентичности достигаются максимальное быстродействие микросхемы и минимальная амплитуда выбросов выходного напряжения при изменении входного кода. [2]
Входной регистр имеет 10 информационных входов ( Dl-DJOA) и дополнительные входы ( Н, L, 2C, DIOB, G) со следующим назначением: Н - для установления в состояние логической 1 выходов триггеров, на входы которых подан логический 0; L-для установления в состояние логического 0 выходов триггеров, на входы которых подана логическая 1; 2С - для инвертирования входной информации триггера 1-го разряда; 10В для управления дополнительным ( младшим) разрядом ЦАП; G - для установления в состояние логического О выходов всех триггеров вне зависимости от сигналов на остальных входах. [3]
Входные регистры выполнены на / 5-триг-герах с записью информации по фронту сигнала на входе CLKX или CLKY соответственно для регистра множимого и множителя. [4]
![]() |
Цифровой элемент сравнения на сумматоре. [5] |
Входной регистр необходим для обращения кода сигнала, который вычитается, а выходной - для обращения в соответствующих случаях кода сигнала на выходе сумматоров. Eml - Ет, в аналоговых элементах) на основе сумматоров предполагает присвоение второму числу отрицательного знака, который кодируется единицей, обращение его кода во входном регистре, суммирование прямого кода и ( с обратным и, и представление выходного сигнала в прямом коде. [6]
Входной регистр предназначен для временного хранения числа, представленного в СОК своими вычетами по основаниям pi, р %, Рз. Регистр разбит на три секции, каждая секция предназначена для хранения одного разряда СОК в двоичном коде. Количество разрядов определяется величиной модуля. Количество входов и выходов у регистров одинаковое. [7]
Входной регистр построен на 8 D-тригтерах с динамическим управлением. Данные, поступающие на информационные входы регистра, хранятся до появления команды на смену. В параллельном регистре прием и выдача данных производится по всем разрядам одновременно. [8]
Входной регистр управляется двумя парафазными ЭСЛ сигналами. ИС имеет два взаимодополняющих выхода по току и может находится под нагрузкой, при которой напряжение на выходе не превышает - 1 4 В, так как напряжение выше этого уровня введет выходные ключи в насыщение, что вызовет потери в быстродействии, а из-за присутствия матрицы R - 2R в выходных цепях неизбежны потери в точности. [9]
Входной регистр 4 связан, с одной стороны, с фотосчитывающим устройством 5, а с другой стороны, с клавиатурой пульта управления б, с помощью которого оператор может вмешиваться в работу машины и ввести в нее необходимые данные. [10]
Входные регистры ГРА и ГРВ предназначены для хранения двухбайтного операнда и двух контрольных разрядов. [11]
![]() |
Арифметико-логический блок. [12] |
Входные регистры РА и РВ предназначаются для хранения очередных байт операндов, обрабатываемых в АЛБ. [13]
Входной регистр РВ служит для приема информации от внешнего устройства ( через УВУ и блок интерфейса канала) и выдачи ее в буферный регистр РБ1, а также в БУК и БСК. Его основу составляют триггеры с входными и выходными логическими схемами. Регистр РВ имеет восемь информационных разрядов и один контрольный разряд. Выходной регистр ВР аналогичен по построению регистру РВ. Он принимает информацию из буферного регистра РБ2 и передает ее в блок интерфейса для дальнейшей передачи в выбранное внешнее устройство. [14]
Входной регистр III, помимо указанных функций, управляет аналоговыми переключателями, предназначенными для коммутации ветвей РМ на токовые или земляные шины. Резисторная матрица R - 2R формирует двоично-взвешенные токи. [15]