Cтраница 4
В БЭСМ-4 имеется буферный регистр ( БР) емкостью в 512 кодов. Коды, которые должны поступать на печать или перфорацию, записываются на буферный регистр. С буферного регистра эти коды поступают на печать или перфоратор. После того как коды поступили на буферный регистр, машина продолжает вычисления, а печать или перфорация происходит параллельно со счетом. Счет будет прекращен, если потребуется выдать новую порцию кодов, а предыдущая выдача не окончена. В этом случае вычисления прекращаются до тех пор, пока не закончится предыдущая выдача и новая порция кодов не перепишется на буферный регистр. [46]
Прием информации в буферный регистр осуществляется с помощью триггерной схемы согласно условию: ВБР-К & ВД-К. Информация из терминала на ШИН-Т выдается по условию: ВБР-К & ПР-К, а на остальные шины по ВБР-К. [47]
Регистры состояния и буферные регистры имеют фиксированные адреса и позволяют производить обращение к ним из системной магистрали. Микросхема формирует адреса векторов прерывания приемника и передатчика. Число групп равно 4, и номер группы задается сигналами АО, А1 Выбор адреса, подаваемыми на компаратор адресов. [48]
Эти схемы представляют собой буферные регистры, имеющие на выходах шинные формирователи с тремя состояниями. Минимальное значение ВЫСОКОГО уровня на выходе этих элементов составляет 3 65 В, в то время как у обычных элементов ТТЛ эта величина равна 2 4 В. Они имеют также выход с активной нагрузкой, гарантирующий высокую скорость переключения при более положительном ВЫСОКОМ уровне. Для новых МОП-элементов с низкими значениями входного порога такие приборы, снабженные специальной выходной схемой, обычно не требуются, так как здесь вполне удовлетворительно работают обычные элементы ТТЛ. [49]
Условное графическое значение К588ИР1. [50] |
Микросхема К588ИР1 - многофункциональный буферный регистр, предназначен для применения в аппарате с жестко ограниченным энергопотреблением и массогабаритными характеристиками. [51]
Структурная схема К. Р588ИР1. [52] |
Микросхема КР588ИР1 представляет собой 8-разрядный многофункциональный буферный регистр ( МБР) и предназначена для приема, хранения и выдачи информации в различных микропроцессорных системах, схемах ЗУ, контроллерах внешних устройств. Она обеспечивает контроль четности принимаемой информации или формирует бит четности выдаваемой информации. [53]
Таким образом опрос буферных регистров осуществляется сразу после смены информации на часах, т.е. совпадение этих действий исключается. [54]