Одноразрядный двоичный сумматор - Большая Энциклопедия Нефти и Газа, статья, страница 3
Воспитанный мужчина не сделает замечания женщине, плохо несущей шпалу. Законы Мерфи (еще...)

Одноразрядный двоичный сумматор

Cтраница 3


В этом случае символы 0 и 1 являются числами 0 и 1, поэтому такие КС могут быть реализованы с помощью двоичных сумматоров. Так как все входные переменные имеют одинаковый вес - 1, то для их сложения с целью последующего сравнения с порогом k требуются одноразрядные двоичные сумматоры.  [31]

Сумматором называют устройство, осуществляющее арифметическое сложение двоичных чисел. Сумматор является одним из основных элементов ЭВМ, выполняющим арифметические операции. Сложение многоразрядных двоичных чисел производится однотипными действиями, осуществляемыми в каждом разряде с помощью одноразрядного двоичного сумматора, схема которого приведена на рис. 21.18. В двоичном одноразрядном сумматоре путем сложения по модулю 2 определяется сумма чисел 7t и bt в каждом разряде. Числа в триггеры записываются подачей тактового импульса мт на тактовые входы С обоих триггеров. Проанализируем, как осуществляется операция сложения.  [32]

33 Контроль числа на магистрали. [33]

Это необходимо для того, чтобы как можно быстрее запомнить значение контрольных разрядов принятой на магистраль информации, так как после окончания синхросерии С1 информация на магистрали может измениться. Это случается, например, в результате маскирования. Контрольные биты двух тетрад одного байта поступают на схему формирования сигнала ошибки, которая представляет собой одноразрядный двоичный сумматор СМ. На третий вход сумматора поступает значение контрольного разряда байта числа, при - нятого на магистраль. Контроль числа байтов всех трех магистралей построен одинаково.  [34]

В этом случае символы 0 и 1 являются числами 0 и 1, поэтому такие К. С могут быть реализованы с помощью двоичных сумматоров. Так как все входные переменные имеют одинаковый вес - 1, то для их сложения с целью последующего сравнения с порогом k требуются одноразрядные двоичные сумматоры. Чаще всего в сериях микросхем выпускаются четырехразрядные сумматоры, использование которых в качестве одноразрядных сумматоров неэффективно.  [35]

Основными элементами проекта системы Унгера являются центральное устройство управления ( это ЭВМ с памятью большой емкости) и большое число одинаковых логических модулей, расположенных в узлах однородной сетки. Таким образом, модули образуют однородную по функциональным % связям структуру, каждый модуль которой соединен с четырьмя такими же соседними модулями и, кроме того, с центральным устройством управления и внешним источником информации. Число модулей может изменяться от нескольких сотен до нескольких десятков тысяч без изменения логической структуры системы. Конструктивно каждый модуль представляет собой одноразрядный двоичный сумматор накапливающего типа с соответствующими логическими элементами и одноразрядными запоминающими ячейками, обеспечивающими выполнение заданного набора элементарных операций. В ходе решения задач все логические модули одновременно выполняют одну и ту же операцию.  [36]



Страницы:      1    2    3