Cтраница 1
![]() |
Схема поразрядного выходом. [1] |
Схема запоминания этих сигналов такая же, как была рассмотрена на рис. 4.17. Как показано на рис. 4.20, б, триггер может иметь дополнительные цепи установки его ( штриховые линии) в нулевое-и единичное состояния по входам R и S. [2]
Схема статического запоминания с двумя каналами заряда и усилителем постоянного напряжения представлена на рис. 6.8. Усилитель включен между нагрузками каналов таким образом, что при снижении напряжения на входе усилителя ( в первом канале) повышается напряжение на выходе усилителя. От этого напряжения подзаряжается конденсатор второго канала. С этого канала и снимается напряжение на выходе блока запоминания. [3]
Схемы запоминания значений переменных строятся на базе интеграторов, входные переменные которых содержат специально подобранные предикаты. [4]
Аппаратурно схема запоминания должна содержать два спе-рационных блока: интегратор и ключ на его входе. Для ряда частных случаев эта общая схема иногда упрощается. [5]
![]() |
Структура стека. [6] |
Эта схема запоминания переменных называется стеком, где 1 1 1 соответствует опусканию содержимого стека, а I I - 1 соответствует выталкиванию. Как будет видно в следующем разделе, где рассматриваются разные типы памяти, существует тип памяти, называемый автоматической памятью, который автоматически опускает и выталкивает стек при обращениях и возвратах из процедур. [7]
Разработка схем запоминания, представленных в аналоговой форме, а также блоков запаздывания является весьма актуальной задачей и представляет большой интерес. [8]
Выходное напряжение схемы запоминания поступает через усилитель постоянного тока, коммутатор, управляемый импульсами, и фазоинвертор на оконечный усилитель блока индикатора. [9]
В книге рассматриваются схемы запоминания напряжений и блоки запаздывания, которые находят применение в области электронного моделирования и могут использоваться в устройствах промышленной автоматики. Книга состоит из трех глав. В первой главе описываются области применения и дается классификация. Во второй главе рассмотрен ряд практических схем как для запоминания медленно меняющихся напряжений, так и для запоминания импульсных сигналов переменной амплитуды. Третья глава посвящена блокам запаздывания. [10]
Ферритдиодная ячейка - схема запоминания двоичной цифры на один период тактовых ( продвигающих) импульсов, построенная на сердечниках из магнитного материала с прямоугольной петлей гистерезиса и диодах. [11]
Ферриттранзисторная ячейка - схема запоминания двоичной цифры на один такт продвигающих ( тактовых) импульсов, построенная на сердечниках из магнитного материала с прямоугольной петлей гистерезиса и транзисторах. [12]
Существует большое количество схем запоминания, которые можно классифицировать по общим признакам. Попытку такой классификации приводим нижа. [13]
![]() |
Схемы запоминания амплитудных значений. [14] |
Для правильной работы схемы запоминания контакт Pi ( рис 4 а) должен замыкаться раньше контакта PZ и размыкаться позже. [15]