Cтраница 2
В состав цифрового вольтметра входят схемы запоминания входной величины, аналого-цифрового преобразования и схема цифровой индикации измеренной величины. Для индикации используются оптические системы световой проекции цифр, неоновые лампы с цифровым отсчетом и емкостные люминесцентные изображения цифр. [16]
![]() |
Режим запоминания одиночных импульсов. [17] |
В некоторых логических пробниках имеется встроенная схема запоминания импульсных сигналов и индикатор, позволяющий обнаружить наличие нерегулярных импульсов. Когда в контролируемой точке схемы после подсоединения пробника происходит изменение логического состояния и запоминающий элемент сброшен, то он запоминает импульс и индицирует его, пока переключатель запоминания не будет возвращен в исходное состояние. [18]
Модуль имеет три независимых канала, содержащих схемы запоминания аналоговых сигналов, построенных на интегральных операционных усилителях с запоминающими конденсаторами. На выходах схем запоминания установлены аналоговые ключи поочередного подключения каналов к АЦП. [19]
Как отмечалось выше, после прекращения импульса схема запоминания переходит из режима заряда в режим разряда и ток изменяется сначала в соответствии с постоянной времени тзар, а затем с постоянной времени траз. Аналогичное положение имеет место и в тех случаях, когда максимальное значение напряжения достигается до окончания импульса. Существенно, конечно, то обстоятельство, что вследствие инерционности процесса напряжение на элементе запоминания никогда не достигает значения Um сигнала. Поэтому и возникает вопрос о дополнительной погрешности за счет постоянной времени т3ар при различных формах измеряемых импульсов. В ряде случаев эта погрешность называется дополнительной зарядной погрешностью. [20]
И, которые вырабатывают сигналы, управляющие схемой запоминания кода ПК. [21]
Выявим сначала переменные, которые должны поступать на вход схемы запоминания. Первая - x ( i) t по ней интегратор вырабатывает саму функцию x ( t), значение которой подлежит хранению. [22]
![]() |
Логическая схема комбинационного сум -. матора. [23] |
Сумматоры такого типа, называемые комбинационными, не имеют схем запоминания чисел. Импульсы исходных данных - числа и импульсы переноса поступают на входы одновременно. Результат от сложения двух чисел незамедлительно выдается из сумматора на регистр, играющий роль временного вспомогательного запоминающего устройства. [24]
Если в устройство, изображенное на рис. 3.17, ввести схему запоминания максимального уровня исследуемого импульса и подать запомненное напряжение на вход 2 компаратора / / ( вместо напряжения U2), а на входе 2 компаратора / установить f / i Q, то интервал времени, разделяющий выходные импульсы компараторов, будет пропорционален амплитуде импульса Um. [25]
На вход симметричного триггера поступают импульсы, получаемые путем дифференцирования величины v в схеме запоминания максимума. [26]
Наряду с вычислительной схемой ( 8) в формировании управляющего сигнала участвует фиксатор - схема запоминания, фиксирующая мгновенное значение уп на интервал Т между опросами. [27]
![]() |
АЦ-преобразователь, работающий по параллельному методу.| Переменные состояния в параллельном АЦ-преобразователе в зависимости от входного напряжения. [28] |
Этот недостаток можно устранить, если, как показано на рис. 24.23, после каждого компаратора в качестве промежуточной памяти ввести схему запоминания аналоговой величины-срабатывающий по фронту триггер, который при воздействии тактового сигнала запускает следующие последовательностные схемы. [29]
![]() |
Структурная схема станции имитационных помех. [30] |