Cтраница 5
![]() |
Блок-схема корректора дрейфа нулевой линии. [61] |
Когда все переключатели схемы разомкнуты, коррекция нулевой линии осуществляется даже при выходе пика, при этом сигнал с хроматографа через схему памяти подается на корректор. Корректор генерирует отрицательный сигнал, равный входному сигналу. Во время выхода пика схема памяти и корректор продолжают корректировать запасенное в памяти значение дрейфа до выхода пика. Если замкнут только один переключатель / С3, прибор корректирует дрейф в течение всего времени работы, кроме времени выхода пика. [62]
Микросхема К1800ВА4 представляет собой 4-разрядный двунаправленный транслятор и предназначена для согласования логических уровней ЭСЛ - и ТТЛ-схем, что позволяет совместно с МПК серии К1800 использовать схемы памяти и внешних устройств, имеющие входные и выходные сигналы ТТЛ-уровня. Микросхема К1800ВЛ4 обеспечивает передачу информации в обоих направлениях: ЭСЛ-ЛТЛ; ТТЛ-ЭСЛ При необходимости информация запоминается. Микросхема состоит из четырех идентичных разрядов. Структурная схема одного разряда представлена на рис. 3.24. Коммутатор на основе анализа входных сигналов S и DE определяет направление передачи данных и запрещает или разрешает их вывод. Передача информации в микросхеме может происходить с запоминанием ее в триггере-защелке или минуя его, что увеличивает скорость передачи. Управление осуществляется сигналом BPS. Синхронизация триггера-защелки производится сигналом SYN. Схемы вывода ЭСЛ и ТТЛ содержат мультиплексоры, обеспечивающие заданные режимы работы, и выходные формирователи, позволяющие осуществить соответствующее согласование уровней. [63]
Микросхема К1800ВА4 представляет собой 4-разрядный двунаправленный транслятор и предназначена для согласования логических уровней ЭСЛ - и ТТЛ-схем, что позволяет совместно с МПК серии К1800 использовать схемы памяти и внешних устройств, имеющие входные и выходные сигналы ТТЛ-уровня. Микросхема К1800ВА4 обеспечивает передачу информации в обоих направлениях: ЭСЛ-ТТЛ; ТТЛ-э-ЭСЛ. При необходимости информация запоминается. Микросхема состоит из четырех идентичных разрядов. Структурная схема одного разряда представлена на рис. 3.24. Коммутатор на основе анализа входных сигналов S и DE определяет направление передачи данных и запрещает или разрешает их вывод. Передача информации в микросхеме может происходить с запоминанием ее в триггере-защелке или минуя его, что увеличивает скорость передачи. Управление осуществляется сигналом BPS. Синхронизация триггера-защелки производится сигналом SYN. Схемы вывода ЭСЛ и ТТЛ содержат мультиплексоры, обеспечивающие заданные режимы работы, и выходные формирователи, позволяющие осуществить соответствующее согласование уровней. [64]
Кроме элементарных логических операций над импульсами, соответствующими О и 1, нужно обеспечить хранение информации, имеющейся в виде таких импульсов, а для этого требуются схемы памяти. [65]