Cтраница 1
![]() |
Условное обозначение регистра с па-рафазным приемом кода.| Схема передачи информации с одного регистра на другой. [1] |
Схема регистра с парафазной выдачей кода приведена на рис. 127, в. [2]
Схема регистра с обращением кода показана на рис. 8.2. Процесс установки триггеров, записи и считывания кода не отличается от рассмотренного применительно к схеме рис. 8.1. Для получения обратного кода на триггеры подается сигнал Обращение кода, который, поступая на счетный вход триггера, вызывает изменение его состояния ( Qn 1 1 - Qnu - a выходах триггера устанавливаются значения уровней; обратные тем, которые были до прихода сигнала на вход Обращение кода. [3]
![]() |
Структурная схема регистра ( а и его обозначение ( б.| Структурная схема цифрового устройства, использующего регистры и КЦУ. [4] |
Схема регистра для хранения - разрядного двоичного слова приведена на рис. 4.34, а. Регистр S состоит из п триггеров. Состояние регистра определяется состоянием триггеров. [5]
![]() |
Схемы построения сдвигающего регистра на модулях СМСТ. а - логическая. б - структурная. [6] |
Схема регистра предусматривает возможность установки выходных сигналов на нуль. [7]
Схема регистра обеспечивает также выдачу в маркер сигнала окончания набора номера. [8]
Схема регистра ( рис. 3.9) работает следующим образом. [9]
![]() |
Схема сдвигающего регистра на D-триггерах. [10] |
Схема регистра для выполнения поразрядной операции сложения по модулю 2 показана на рис. 6.5. Табл. [11]
![]() |
Схема сдвигающего регистра на D-триггерах. [12] |
Схема регистра для выполнения поразрядной операции сложения по модулю 2 представлена на рис. 6.5. Табл. [13]
![]() |
Схема 4-разрядного регистра последовательного действия.| Схема простейшего двоичного счетчика. [14] |
Схема регистра последовательного действия ( сдвигающего регистра) показана на рис. 13.11. Регистр состоит из триггеров, число которых равно значности кода числа. Сигналы сдвига подаются на входы синхронизации С триггеров задержки, входные сигналы - на вход D первого триггера. [15]