Cтраница 2
Считывание информации также осуществляется по сигналам БФВ, возбуждающим выходные схемы И. [16]
Вентили ТТЛ и КМОП, которые мы сейчас рассматриваем, имеют двухтактные выходные схемы: ВЫСОКИЙ или НИЗКИЙ уровень подается на выход через открытый биполярный или МОП-транзистор. Такую схему, которая носит название активной нагрузки, а в ТТЛ называется также столбовым выходом, используют почти все логические элементы. Эта схема обеспечивает низкое выходное сопротивление в обоих состояниях, имеет малое время переключения и обладает более высокой помехоустойчивостью по сравнению с одиночным транзистором, который использует в качестве коллекторной нагрузки пассивный резистор. [17]
![]() |
Зависимость мощности рассеивания от частоты. [18] |
Вентили ТТЛ и КМОП, которые мы сейчас рассматриваем, имеют двухтактные выходные схемы: высокий или низкий уровень подается на выход через открытый биполярный или МОП-транзистор. Такую схему, называемую активной нагрузкой, а в ТТЛ называемую также столбовым выходом, используют почти все логические элементы. Схема обеспечивает низкое выходное сопротивление в обоих состояниях, имеет малое время переключения и обладает более высокой помехоустойчивостью по сравнению с одиночным транзистором, который использует пассивный резистор в качестве коллекторной нагрузки. В случае КМОП применение активного выхода, кроме всего прочего, позволяет понизить рассеиваемую мощность. [19]
Имеется в виду проектирование блоков сопряжения, блоков преобразования сигналов, входных и выходных схем. [20]
![]() |
Временная диаграмма ГТИ. [21] |
Буферные регистры состоят из восьми информационных триггеров ( Т) с выходными схемами ( SW) с тремя состояниями, общими сигналами записи информации STB и управления выходными схемами ОЕ. В буферном регистре ИР82 ( рис. 5.6) к выходным схемам подключены прямые выходы информационных триггеров, в БР ИР83 ( рис. 5.7) - инверсные. [22]
Для формирования этих трех выходных сигналов используется один цифро-аналоговый преобразователь с тремя выходными схемами выборки и хранения. [23]
Печатная схема помещается в условия, которые позволяют соединить ее с соответствующими входными и выходными схемами. Для каждого испытания на печатную схему должны быть поданы определенные входные и выходные сигналы. [24]
Для получения биполярного выходного сигнала, соответствующего рассматриваемым входным кодам, применяют различные выходные схемы ЦАП. [25]
![]() |
Формат командного слова микросхемы КМ1813ВЕ1. [26] |
ЦАП должны быть использованы три команды NOP, a на время установления выходной схемы выборки и хранения - еще несколько команд Вывод OUT ( k) общей длительностью 4 2 - 4 8 мкс. [27]
![]() |
Структурная схема полупроводникового запоминающего устройства. [28] |
При объединении ЗУ в систему памяти используются типовые элементы, связанные с входными и выходными схемами. Входные схемы представляют собой логические элементы, через которые информаци - онные, управляющие и адресные сигналы поступают в ЗУ. Входные информационные сигналы DI поступают в устройство записи УЗ, которое служит для записи информации в элементы памяти, объединенные в накопителе. Выходные информационные сигналы DO считываются из ЗУ через устройство считывания УС. [29]
![]() |
Структурная схема полупроводникового запоминающего устройства. [30] |