Cтраница 3
При объединении ЗУ в систему памяти используются типовые элементы, связанные с входными и выходными схемами. Входные схемы представляют собой логические элементы, через которые информационные, управляющие и адресные сигналы поступают в ЗУ. Входные информационные сигналы DI поступают в устройство записи УЗ, которое служит для записи информации в элементы памяти, объединенные в накопителе. Выходные информационные сигналы DO считываются из ЗУ через устройство считывания УС. [31]
Поскольку мощные усилительные устройства, воздействующие на приводы исполнительных механизмов, обычно конструктивно совмещены с выходной схемой системы управления, в состав контроллеров, как правило, вводят промежуточные усилители. [32]
В состав ИС входят входной адресный регистр, дешифраторы строк и столбцов, накопитель, селектор, выходные схемы и схемы управления, вырабатывающие сигналы для запоминания и дешифрации адреса, а также считывания сигналов информации. [33]
![]() |
Схема соединения модулей СМСТ в сдвигающем регистре. [34] |
Если десятичное число В больше Л, то с выхода логического элемента К подается сигнал на вторую собирательную выходную схему, образованную элементами ИЛИ, включенную параллельно указанной схеме, и на соответствующем выходе блока сравнения появляется сигнал, указывающий, что В А. При совпадении всех десятичных разрядов ( при равенстве чисел Л и В) на выходах собирательных схем ИЛИ давление отсутствует, а на выходе блока сравнения появляется сигнал Л В. [35]
Развязка каждой выходной точки может быть достигнута с помощью трансформатора, связывающего выход каждого бита регистра с выходной схемой. Поскольку мощность, передаваемая между этими цепями, весьма мала, элементы имеют небольшие размеры и относительно низкую стоимость. Пример подобной развязки показан на фиг. Выход регистра цифрового выхода модулируется сигналом несущей. Выходной каскад обеспечивает мощность, необходимую для передачи модулированного сигнала двухполупериод-ному выпрямителю, включенному во вторичную обмотку трансформатора. Сигнал с выхода выпрямителя, сглаженный конденсатором, питает одну из рассмотренных выше ключевых схем. [36]
Итак, полная схема свертки содержит шесть схем суммирования ( рис. 4.13), образующих четыре каскада, и выходную схему суммирования ( рис. 4.14), имеющую три каскада. [37]
Если десятичное число Л больше В, то сигнал сравнения с выхода комбинированного логического элемента / С поступает на собирательную выходную схему ИЛИ и на соответствующем выходе блока сравнения появляется сигнал, указывающий, что Л В. [38]
Это накладывает ограничения на способ подключения внешней нагрузки к подсистеме, ибо приходится соблюдать полярность, к тому же заземление нагрузки должно быть совместимо с конфигурацией выходной схемы. Другой недостаток однополюсного выхода заключается в том, что ток нагрузки протекает через систему заземления, общую с системой заземления ЭВМ. Это может привести к появлению обратных цепей через землю, проникновению помех от процесса и появлению помех, обусловленных характеристиками нагрузки. [39]
Буферные регистры состоят из восьми информационных триггеров ( Т) с выходными схемами ( SW) с тремя состояниями, общими сигналами записи информации STB и управления выходными схемами ОЕ. В буферном регистре ИР82 ( рис. 5.6) к выходным схемам подключены прямые выходы информационных триггеров, в БР ИР83 ( рис. 5.7) - инверсные. [40]
Выделенные селектором строчные синхроимпульсы поступают на двухпетлевую систему регулирования частоты и фачы Первая петля этой системы используется для получения помехоустойчивой синхронизации, а вторая - для компенсации задержек выключения в выходной схеме строчной развертки. [41]
![]() |
Схема управления следующим адресом.| Схема ускоренного переноса.| Универсальный параллельный регистр. [42] |
Выполнение перечисленных функций одной БИС обеспечивается параллельным арифметико-логическим устройством АЛУ со схемой сдвига результата, регистрами А и В, регистром расширения со схемами сдвига и загрузки, блоком формирования признака нуля результата, выходными схемами с двунаправленными трехстабильными шинами, дешифраторов операций и модификаций. [43]
Организация выхода 8-разрядного счетчика позволяет расширить его функциональные возможности. Выходная схема представляет собой 8-входовой элемент И-НЕ и обеспечивает возможность последовательного подключения одного или более счетчиков за счет подключения выхода 11 первой микросхемы ко входу 14 следующей микросхемы. [44]
Двухтактная выходная схема в ТТЛ и КМОП ИС состоит из пары транзисторов, включенных между U и землей. Когда состояние на выходе изменяется, существует короткий интервал времени, в котором оба транзистора находятся в открытом состоянии; на этом интервале от U к земле проходит импульс тока, создавая короткий отрицательный выброс на шине U и короткий положительный выброс на земляной шине. Этот ток в комбинации с индуктивностью проводников земли и U приводит к появлению, как показано на рисунке, коротких выбросов напряжения относительно опорной точки. Несмотря на то, что выбросы могут иметь длительность всего 5 - г - 20 не, они доставляют массу неприятностей. Предположим, например, что ИС2, простодушный свидетель, находящийся вблизи кристалла-нарушителя, находится в состоянии низкого уровня и управляет схемой ИС3, расположенной несколько дальше. [45]