Cтраница 1
Реверсивный двоичный счетчик, собранный по схеме параллельного переноса, состоит из двоичных счетных разрядов. [1]
![]() |
Принципиальная схема трехкаскадного счетчика с потенциальными кольцевыми связями. [2] |
Реверсивный двоичный счетчик на плоскостных полупроводниковых триодах не имеет принципиальных отлички от реверсивного счетчика на вакуумных триодах. Потенциалы шин, управляющих переключениями на прямой и обратный ход, устанавливаются в соответствии с данными расчета триггеров счетных ячеек. [3]
Реверсивные двоичные счетчики производят счет в дополнительном коде, если старший разряд считать знаковым. [4]
Микросхемы представляют собой четырехразрядный реверсивный двоичный счетчик с асинхронной предустановкой, асинхронным сбросом и раздельными тактовыми входами. [5]
Микросхемы представляют собой четырехразрядный реверсивный двоичный счетчик с асинхронной Предустановкой, асинхронным сбросом и раздельными тактовыми входами. [6]
Микросхемы представляют собой четырехразрядный параллельный реверсивный двоичный счетчик, выполненный на JK-триггерах. [7]
Микросхема представляет собой синхронный четырехразрядный параллельный реверсивный двоичный счетчик. [8]
![]() |
Четырехразрядный счетчик. [9] |
Рассмотрим работу реверсивного двоичного счетчика на сложение. [10]
Каждой ИС 4-разрядного реверсивного двоичного счетчика, как правило, соответствует идентичная по цоколевке и функциональному назначению ИС реверсивного двоично-десятичного счетчика. [11]
Один из вариантой построения реверсивного двоичного счетчика приведен на рис. 2.24, а. Триггер знака Тгзн, получая команду на сложение (), открывает верхние схемы И и закрывает нижние, а при получении команды на вычитание ( -) открывает нижние схемы И и закрывает верхние. [12]
![]() |
Схема дискретного генератора векторов. [13] |
От буферного устройства управления на реверсивные двоичные счетчики приращений х и у поступает код, определяющий начальную точку вектора, а на компараторы - код конечной его точки. [14]
На рис. 7.94 а показана схема включения реверсивного двоичного счетчика на вычитание с программированием модуля пересчета ( ср. [15]