Адресация - регистр - Большая Энциклопедия Нефти и Газа, статья, страница 3
Закон Сигера: все, что в скобках, может быть проигнорировано. Законы Мерфи (еще...)

Адресация - регистр

Cтраница 3


31 Структурная схема блока программных регистров.| Временная диаграмма работы программных регистров. [31]

Поэтому противоречие между требованиями компактности ( применение ИС К155ХЛ1 потребовало бы для реализации блока 24 ТЭЗ) и функциональными требованиями было решено дублированием блока памяти программных регистров, выполненного на ИС К. Информационные входы обоих блоков памяти подключены к первой магистрали ЦП параллельно. Адресация регистров в первом блоке производится от первого счетчика СТ1 РОН. Адресация второго блока выполняется через коммутатор адреса либо от первого, либо от второго счетчиков СТ1 РОН и СТ2 РОН.  [32]

33 Структурная схема блока ОЗУ. [33]

Устройство байтового параллельного интерфейса ( УБПИ) предназначено для связи микро - ЭВМ с внешними устройствами по асинхронным параллельным каналам ввода / вывода. Осуществляет обмен с системным каналом с помощью четырех внутренних регистров, организует прерывания от приемника и передатчика. Адресация регистров УБПИ задается переключателями, установленными на плате. Эти переключатели изменяют также адреса векторов прерывания, выдаваемых УБПИ при процедуре векторного прерывания программы.  [34]

Физически общая - шина представляет собою унифицированную магистраль из 56 функционально объединенных линий, по которым передается вся необходимая для функционирования комплекса информация, и ряда вспомогательных линий ( подробнее об этом см. в гл. Структура комплекса с одношинным интерфейсом обеспечивает единый метод связи для всех устройств системы. Интерфейс с одно-шишюй структурой имеет общую схему адресации регистров периферийных устройств и ячеек ОЗУ, что позволяет использовать для-ввода-вывода любую адресную команду процессора.  [35]

Напомним, что 16-битовая длина адресного слова в микрокомпьютерах семейства Электроника позволяет получить непосредственно лишь 64К разных адресов байтов. Множество этих адресов называют виртуальным адресным пространством ( ВАП), а каждый 16-битовый адрес команды или операнда программы - виртуальным адресом. В ВАП входят 56К адресов байтов или 28К адресов слов памяти, а также 4К адресов слов для адресации 16-битовых регистров внешних устройств.  [36]

Опыт создания и производства ПМК семейства Электроника МК-64 был использован при разработке ПМК расширяющегося ряда. Это же обеспечило возможность описания программ решения прикладных задач на более совершенных компактных входных языках высокого уровня с достаточно большим словарным запасом при использовании не только прямой, но и косвенной ( шестнадцатеричной) адресации регистров данных и программных слов.  [37]

Все устройства комплекса ( процессор, оперативные запоминающие и периферийные устройства) подключаются к единой магистрали передачи информации ОШ, что позволяет иметь для всех устройств общий алгоритм связи и унифицированную аппаратуру сопряжения. Набор сигналов интерфейса ОШ используют процессор и периферийные устройства для связи друг с другом и памятью. В состав интерфейсов периферийных устройств входят регистры-источники и ( или) регистры-приемники информации. Одношинная структура интерфейса ОШ обеспечивает обшую схему адресации регистров периферийных устройств и ячеек оперативной памяти. Процессор обращается к регистрам периферийных устройств как к активным ячейкам памяти с помощью адресных инструкций. Каждому регистру периферийного устройства присваивается свой адрес. Под адресацию регистров внешних устройств отведено 4 кслов. В результате отпадает необходимость в специальных командах ввода-вывода: данные передаются из одного устройства в другое через ОШ, минуя процессор, при этом не возникают прерывания и увеличивается общая производительность процессора.  [38]

Наименьшей адресуемой частью памяти является байт, состоящий из 8 бит. Два байта составляют слово. С помощью 16-разрядного слова процессор способен прямо адресовать 64 Кбайт, или 32 Кслов. Однако последние 8 Кбайт, или 4 Кслов, выделяются для адресации регистров внешних устройств и регистров процессора. Таким образом, адреса слов 160000 - 177776 относятся не к ячейкам оперативной памяти, а к различным регистрам.  [39]

40 Схема адресации слов памяти.| Адресное пространство микрокомпьютера средств расширения памяти. [40]

Внутри участков указаны соответствующие им поддиапазоны восьмеричных адресов слов. Приведенное на рис. 1.7 разбиение адресного пространства не произвольное и объясняется тем, что основная память микрокомпьютера обычно реализуется в виде набора одинаковых по емкости конструктивных модулей. Каждый из этих семи участков может быть представлен в микрокомпьютере реальным модулем ОЗУ или ПЗУ. Последний, восьмой, участок адресного пространства с диапазоном восьмеричных адресов 160000 - 177776 предназначен для адресации регистров внешних устройств и не входит в основную память микрокомпьютера.  [41]

Все устройства комплекса ( процессор, оперативные запоминающие и периферийные устройства) подключаются к единой магистрали передачи информации ОШ, что позволяет иметь для всех устройств общий алгоритм связи и унифицированную аппаратуру сопряжения. Набор сигналов интерфейса ОШ используют процессор и периферийные устройства для связи друг с другом и памятью. В состав интерфейсов периферийных устройств входят регистры-источники и ( или) регистры-приемники информации. Одношинная структура интерфейса ОШ обеспечивает обшую схему адресации регистров периферийных устройств и ячеек оперативной памяти. Процессор обращается к регистрам периферийных устройств как к активным ячейкам памяти с помощью адресных инструкций. Каждому регистру периферийного устройства присваивается свой адрес. Под адресацию регистров внешних устройств отведено 4 кслов. В результате отпадает необходимость в специальных командах ввода-вывода: данные передаются из одного устройства в другое через ОШ, минуя процессор, при этом не возникают прерывания и увеличивается общая производительность процессора.  [42]

ЗП - вход сигнала Запись; при ЗП0 и ВК0 в контроллер с шины данных записываются команды СКИ и СКО. ЧТ - вход сигнала Чтение; при ЧТ0 и ВК0 из контроллера на ШД выдается содержимое РЗПР, РОЗПР, регистра маски и код запроса прерывания. ПР - выход сигнала Запрос прерывания, который подается на соответствующий вход микропроцессора. АО - вход адресной линии АО, с помощью которой осуществляется адресация регистров ПКП в режиме программирования. ВВДМ - вход Выбор ведомой микросхемы, на которой подается 1 для ведущей микросхемы и О - для ведомой. КАСО - трехстабильные входы / выходы шины каскадирования, служащие выходом для ведущей и входом для ведомой микросхем.  [43]



Страницы:      1    2    3