Cтраница 1
![]() |
Принципиальная схема системы ТС на разветвленном мапштопроводе. [1] |
Первый тактовый импульс, поданный на обмотку PFi первого отверстия, должен изменить состояние намагниченности первой ячейки на противоположное. [2]
Первый тактовый импульс в такой схеме производит запись информации из основных триггеров предыдущих разрядов во вспомогательные триггеры последующих. Второй тактовый импульс, действующий после окончания первого, пе-переписывает информацию из вспомогательных триггеров в основные. При построении такого регистра сдвига требуется два триггера на разряд. [3]
![]() |
Схема аналого-цифрового преобразователя напряжение код с поразрядным уравновешиванием. [4] |
Первый тактовый импульс проходит насквозь все три конъ-юнктора ( поскольку на вторые входы с инверсных выходов триггеров поданы высокие потенциалы) и поступает на входы синхронизации с триггеров всех четырех разрядов регистра. Однако опрокидывается в состояние единицы только старший из них, поскольку только к его входу J приложена единица, а на все остальные - поступают нули с выходов триггеров более старших разрядов. [5]
Первым тактовым импульсом, поступающим от дешифратора DC-1, триггеры памяти Т-1 и Т-2 открывают через свои схемы умножения соответственно кислородные и водородные тракты продувки. Выбор данного канала и время продувки определяются дешифратором DC-2 и задатчиком программ ЗП. [6]
Сформированный первый тактовый импульс ТИ1Ч используется для приема на входной регистр блока кода команды из блока выборки команд, возбуждения элементов первой ступени дешифратора кода операции и выполнения ряда других действий. Дальнейшее формирование тактовых импульсов производится либо счетчиком СЧЧ, либо счетчиком СЧМ, причем СЧМ формирует серию ТИ2М - ТИ7М ( шесть тактовых импульсов) в промежутке между ТИ1Ч и ТИ2Ч, когда работа счетчика СЧЧ приостанавливается. [7]
![]() |
Функциональная схема лителя. [8] |
С первым тактовым импульсом левый ( старший) разряд делимого записывается через сумматор MI в элемент памяти 9fli регистра. Второй тактовый импульс переписывает этот разряд в ЭП2, а в ЭП записывается второй разряд делимого. [9]
С исчезновением первого тактового импульса пропадает и выходной импульс и ( распределителя. В течение паузы между тактовыми импульсами 1 на выходе DU, поступая на вход DX41 совместно с 1 прямого выхода Q1 триггера DT1 и 1 инверсного выхода Q2 триггера DT2 ( находится в нулевом состоянии) обусловливает появление выходного импульса распределителя и и переводит триггер DT4 в нулевое состояние. [10]
Под действием первого тактового импульса i Ti считываются нечетные ( основные) сердечники и информация переписывается по контурам связи на четные ( вспомогательные) сердечники. Затем под действием второго тактового импульса iT2 происходит передача информации со вспомогательных сердечников на основные следующего разряда. Таким образом, двухтактный регистр содержит два сердечника на разряд, и сдвиг кода на один разряд осуществляется за два такта. [11]
После окончания четвертого такта вновь приходит первый тактовый импульс п начинает совершаться следующая операция. [12]
В режиме ожидания оба плеча триггера выключены и первый тактовый импульс включает одно из плеч. [13]
В режиме ожидания оба плеча триггера выключены и первый тактовый импульс включает одно из плеч. [14]
Следующая строка таблицы показывает состояние устройства после прихода первого тактового импульса. Соотношение между измеряемым напряжением и напряжением на выходе ЦАП таково, что единица в старшем разряде подтверждается сигналом с выхода аналогового компаратора А С, который записывается в младший разряд выходного регистра сдвига положительным перепадом тактового импульса. [15]