Cтраница 3
Это может легко произойти при включении питания, поскольку начальное состояние триггеров предсказать невозможно. Из схемы видно, что первый тактовый импульс переведет ее в состояние ( 1 0) и далее она будет функционировать как положено. В подобных случаях важно производить проверку запрещенных состояний, поскольку схема может случайно оказаться в одном из них. [31]
На рис. 10 показан музыкальный звонок, построенный на интегральных микросхемах КМОП-типа, который при нажатии на кнопку проигрывает первые восемь звуков темы оды К радости Бетховена. Выход 0 не используется, поскольку первый тактовый импульс продолжительнее остальных. [32]
Регистр последовательных приближений работает следующим образом. По сигналу Пуск или по приходу первого тактового импульса старший разряд регистра устанавливается в единичное состояние, а все остальные разряды - в нулевое. К приходу следующего тактового сигнала на управляющий вход Глодается корректирующий сигнал, выработанный соответствующим устройством. Если этот корректирующий сигнал равен 1, то подтверждается правильность введения единицы в старший разряд, и эта единица сохраняется; если он равен 0, то единица в старшем разряде заменяется на нуль. Кроме того, с приходом тактового импульса в регистр записывается единица в следующий за старшим разряд. [33]
![]() |
Эпюры напряжений на элементах временного компрессора. [34] |
Задержанный первый импульс запускает генератор Г2, который начинает генерировать тактовые импульсы ( ТИ) кольцевого сдвигающего счетчика частотой 25 кгц. Ключ / С2 пропускает с генератора Г2 только первый тактовый импульс, который переводит в состояние Включено первый каскад 7 кольцевого сдвигающего счетчика. С этого момента начинается процесс преобразования аналог - цифра. Выход АРг с первого каскада двоичного регистра, идущий на декодирующий блок сравнения, дает наибольшую значащую цифру преобразований непрерывного сообщения в цифровое. Эта цифра равна половине общего возможного значения си гнала в аналоговой форме. [35]
Обобщенная структурная схема УА, выполненного на основе ПЗУ, дана на рис. 5.6. Перед началом работы на УА подается сигнал СБРОС, устанавливающий все триггеры автомата и регистра микрокоманд ( РМК) в нулевое состояние. Этим обеспечивается занесение содержимого нулевой ячейки ПЗУ в РМК при поступлении первого тактового импульса после подачи стартового сигнала В. С помощью дешифратора ДШХ вырабатывается соответствующий выходной сиг-кал у, а с помощью JL ( U1X определяется номер логического условия KI, проверяемого в данном такте. В зависимости от значения xit прошедшего через схему выбора ЛУ, и информации, поступающей из адресного поля А, устройство формирования адреса следующей МК ( УФАМК) вырабатывает адрес ячейки ПЗУ, содержимое которой будет переписано в РМК в следующем такте. [36]
В течение первого такта определяется адрес следующей команды и вводится в главный регистр Р, точнее, в его правую часть. Так как принят естественный порядок следования команд, то дли определения адреса следующей команды достаточно прибавить единицу к адресу предыдущей команды, хранящемуся в регистре адреса команды Рг Эти действия совершаются следующим образом: первый тактовый импульс отпирает вентили Д8, fig и BIZ. В результате адрес предыдущей команды выдвигается из регистра Р1 и, проходя через сумматор, складывается с единицей младшего разряда, прошедшей через вентиль Z. [37]
Схемы на рис. 10.11 работают следующим образом. Пусть в исходном состоянии нулевой разряд ( ЗФТ0) проводит, а остальные заперты. Первый тактовый импульс поступает на вход / и отпирает ТТ. Но поскольку в цепь управляющего электрода ЗФТо последовательно включен диод СД, который генерирует импульс света, воздействующий на ЗФТ первый разряд распределителя переключается в проводящее состояние. [38]
Выходной сигнал нуль-органа через схему управления попадает в триггер определения и указания полярности 4; соответствующая полярность источника образцового напряжения 7 включается в цепь ЦАП по сигналу триггера полярности. Одновременно генератор тактовых импульсов 5 выдает пакет импульсов. Первый тактовый импульс включает в ЦАП ступень с максимальной проводимостью и, если при этом напряжение на выходе ЦАП UK Uc, то следующий тактовый импульс, включающий ступень с вдвое меньшей проводимостью, оставит предыдущую ступень включенной. [39]
![]() |
Двоичная случайная последовательность.| Генератор псевдослучайных последовательностей с п 4 бит. [40] |
Апериодические кодовые последовательности, которые может генерировать и-разрядный регистр сдвига, имеют разрядность N 2 - 1 бит. С помощью 4-раз-рядн ого регистра сдвига можно, следовательно, получить псевдослучайную последовательность с максимальной длиной 15 бит. При поступлении первого тактового импульса информация сдвигается на разряд вправо. Так как после окончания тактового импульса у х3 х4 0, то первый каскад устанавливается в нуль. Поскольку у в этом случае еще остается равным нулю, то после второго тактового импульса в регистр сдвига опять будет введен нуль. [41]
![]() |
Условное графическое обозначение ( а, временная диаграмма действия ( б и функциональная схема ( в распределителя импульсов на триггерах. [42] |
DXUnDUK 55JlA, реализуется, как показано на рис. 15.19. На вход VI регистра RG1 поступает единица с выхода микросхемы DU, если на всех выходах распределителя импульсы отсутствуют: на всех входах микросхем DWU1, DWU2 - нули, а на выходах - единицы, на выходе DXU - нуль, а на выходе DU - единица. Под воздействием первого тактового импульса ии с, появляется импульс и ( на первом выходе распределителя Q1, при этом переключаются логические микросхемы DWU1, DXU DU, единица с входаЯС / снимается. Следующий тактовый импульс ыис2 сдвигает единицу с первого Q1 на второй Q2 выход RG1, появляется импульсный сигнал иг во второй цепи распределителя. [43]
Для уменьшения количества триггеров, нужных для построения регистра сдвига, можно использовать трехтактные регистры, в которых дополнительные триггеры имеются не во всех разрядах, а через один. Пусть, например, каждый четный разряд имеет дополнительный триггер. Тогда по первому тактовому импульсу информация из основных четных триггеров переписывается в дополнительные, по второму тактовому импульсу - из нечетных в последующие четные триггеры и по третьему импульсу из дополнительных триггеров в нечетные основные триггеры. В результате действия трех тактовых импульсов слово оказывается сдвинутым на один разряд. [44]
Начало цикла преобразования определяется поступлением на регистр запускающего внешнего импульса, устанавливающего 0 во всех разрядах регистра. А 0 и напряжение на выходе компаратора соответствует единице. В момент прихода первого тактового импульса С / т в старшем ( - ом) разряде регистра появится единица, поступившая с выхода компаратора. [45]