Cтраница 2
Если на вход запуска х подать 1, счетчик при поступлении следующего тактового импульса загружается параллельно. Затем он считает последующие тактовые импульсы до достижения завершающего состояния ZMaKC. При достижении этого состояния формируется сигнал переноса С. Обычный вход разрешения Е нельзя использовать для этой цели, так как он связан не только с триггерами, но и непосредственно влияет на СЕ. При этом возникают нежелательные колебания. Новый цикл начинается с операции параллельной загрузки. [16]
![]() |
Асинхронный двоично-десятичный счетчик. [17] |
Если J 0, то эта входная комбинация из-за J К при поступлении следующего тактового импульса передается на вход либо состояние 6 0 сохраняется. По сравнению с обычным двоичным счетчиком она имеет, согласно табл. 20.2, некоторые особенности. Во-первых, триггер Ft не может переключиться при поступлении десятого импульса счета, хотя z0 изменяет состояние с 1 на О. Для того чтобы этого добиться, подключают J-вход F. Условие, что z2 при поступлении десятого импульса сохраняет состояние О, выполняется автоматически. [18]
Одновременно логическое устройство ЛУ1 блокирует формирователь импульсов попадания соперника до момента поступления на счетчики СТ1 или СТ2 следующего тактового импульса и изменения игровой ситуации. [19]
![]() |
Разделение полупроводниковых элементов. [20] |
После окончания этого импульса сигналы с выходов через линии задержки передаются на входы последующих элементов и входные сигналы действуют до появления следующего тактового импульса, когда снова на выходах этих элементов изменяется сигнал. Время работы всех элементов одинаково и регламентируется частотой поступления тактовых импульсов. [21]
Функциональная особенность триггеров этого типа состоит в том, что сигнал на выходе Q в такте п 1 повторяет входной сигнал D в предыдущем такте п и сохраняет ( запоминает) это состояние до следующего тактового импульса. [22]
Единственное отличие оконечной половины схемы состоит в том, что поступающие на ключ / С2 тактовые импульсы задерживаются на половину тактового интервала. Следующий тактовый импульс застает релаксатор еще возбужденным и не оказывает на него никакого воздействия. В результате точно посредине тактового интервала на выходе устройства появляется единственный короткий импульс. [23]
В последовательности, аналогичной описанию операции перезаписи UE - - MR, после включения программы, при QN 0, триггер F29 опрокидывается в рабочее состояние и обеспечивает выполнение операции перезаписи UE - - MR. Следующий тактовый импульс S через схему К460, при QN 0, дополнительно опрокидывает триггер F30 в рабочее состояние. В рабочем состоянии триггера F46 последовательность выполнения операции перезаписи не изменяется. [24]
Одновременно импульс VLSI2, при MR - MD0, опрокидывает триггеры F29 в исходное и F25 через схему К326, при R 0, - в рабочее состояния. Следующий тактовый импульс S через схему К327 опрокидывает триггер F25 в исходное состояние. Очередной тактовый импульс S через схему К324, при R0, опрокидывает триггер F27 в исходное состояние. Одновременно тактовый импульс S через схему К238 ( ЗБ), при R0, опрокидывает триггер F4 в рабочее состояние и включает счетчик Z. Параллельно положительный перепад напряжения с выхода ABFR1 схемы К238 поступает на вход дифференцирующей цепи и, при R0, опрокидывает триггер F25 в рабочее состояние. [25]
В том случае, когда опрокидывание триггера F128 в рабочее состояние происходит, при IS L, на выходе схемы К961 формируется импульс EL2, который через дифференцирующую цепь опрокидывает триггер F124 в рабочее состояние. Следующий тактовый импульс S через схему К963 и дифференцирующую цепь опрокидывает триггер F124 в исходное состояние. [26]
Перед началом развертки тактовым импульсом запускается схема сброса и на выходе Тг1 и Тг2 устанавливается логический О. Следующим тактовым импульсом Тг1 сбрасывается в О, но так как на Тг2 одновременно поступает и запускающий отрицательный перепад с и сбросовый импульс с ОВ, он остается в исходном положении. [27]
![]() |
Собирательная схема на ферритовых сердечниках.| Схема совпадения на ферритовых сердечниках. [28] |
Выходные обмотки сердечников Mi и ЛЬ через разделительные диоды Di и Dz подключены параллельно к входной обмотке сердечника / Из. Следующим тактовым импульсом Мз перебрасывается в нуль и выдает сигнал на выходе С. [29]
В течение действия импульса пассивный транзистор открыт. С приходом следующего тактового импульса транзистор опять открывается и прежнее значение U вых восстанавливается. Если частота импульсов достаточно велика, то в паузе между ними изменение вых мало и состояние элемента сохраняется. В отсутствие импульса ток источника питания и потребляемая мощность практически расны нулю при любом сигнале на входе. [30]