Cтраница 1
![]() |
Блок-схема простейшего сумматора ОС-2. [1] |
Считывающий импульс, поданный в обмотку wk, возвращает сердечники / и 2 в исходное состояние. С выхода сердечника 2 импульс тока поступает на входную обмотку сердечника 5 и перемаг-ничивает его. [2]
![]() |
Принципиальная схема простейшего сумматора на феррит-транзисторных ячейках. [3] |
Считывающий импульс возвращает его в исходное состояние. [4]
![]() |
Принципиальная схема простейшего сумматора на феррит-транзисторных ячейках. [5] |
Считывающий импульс возвращает сердечник / в исходное состояние. [6]
Считывающий импульс из ДШБП поступает на Б Пр. Из соответствующей ячейки памяти извлекается код команды, если это однобайтовая команда, или первый байт многобайтовой команды, затем считываются остальные байты команды. Коды команды по каналу данных передаются в ЦПБ. Машина приступает к выполнению соответствующей операции. При этом в адресный канал выдаются адреса операндов или устройств машины, участвующих в реализации той или иной команды. Операнды и результаты выполнения операций передаются по каналу данных. [7]
Считывающий импульс может быть сформирован на каждом входе ( выходе) путем задержки информационного импульса на соответствующий временной интервал. [8]
Устройство формирования считывающих импульсов служит для формирования и выдачи двух электрически разделенных импульсов положительной ( отрицательной) полярности. Запоминающее устройство осуществляет запоминание информации, поступающей с входного устройства. Дешифратор преобразует двоично-десятичный код в код, необходимый для управления устройством питания. [9]
![]() |
Последовательное соединение феррит-диодных ячеек по од-нотактной схеме. [10] |
В вычислительных машинах считывающие импульсы следуют с определенной частотой и называются тактовыми. Приведенная схема является двухтактной, поскольку требует два считывающих импульса. [11]
![]() |
Принцип непосредственной выборки. [12] |
Это обстоятельство позволяет форсировать считывающий импульс, обеспечивая тем самым повышение надежности и увеличение быстродействия запоминающих устройств, но надо иметь в виду, что непосредственная выборка требует увеличения количества аппаратуры. [13]
Для считывания записанной информации нужно подать серию считывающих импульсов на шину Сигнал сдвига. Первый считывающий импульс устанавливает триггер Т4 в нулевое состояние; на выходе триггера получается отрицательный скачок напряжения, который после дифференцирования служит для формирования импульса старшего разряда выходного кода. Второй считывающий импульс считывает этот нуль с триггера Т4 на выход устройства. Дальнейшее считывание идет аналогично. Последний, четвертый импульс считывает информацию о младшем разряде, которая к моменту прихода этого импульса успевает переноситься из триггера Т1 в триггер Tt. После считывания все триггеры имеют значения выходных сигналов, соответствующие Q 0, и можно начинать запись Очередного кода. [14]
В зависимости от характера сохраняемости знака поляризации при опросе считывающим импульсом определяется возможность реального использования конкретных сегнетоэлектриков в элементной базе ЭВМ и логических устройств систем автоматики. [15]