Cтраница 3
В роли синхронизирующих элементов используют обычно аналогичные ячейки, запоминающие сигналы, поступающие на входы до подачи считывающего импульса. Поэтому схемы ИЛИ и Запрет выполняют на трех ячейках ( рис. 6.18, а, б), а схему И ( рис. 6.18, в) - на пяти. [31]
Здесь считывающие обмотки всех каскадов объединены в три группы, каждая из которых подключается к отдельному источнику считывающих импульсов. Основные импульсы считывания поступают на группы обмоток с временнйм сдвигом т, обеспечивающим надежную перезапись информации с предыдущего сердечника на последующий. Для подавления обратной передачи информации одновременно с подачей считывающего импульса на последующую груп-бу обмоток на предыдущую группу обмоток подается добавочный импульс. [32]
![]() |
Логические схемы И на феррит-транзисторных ячейках. [33] |
В роли синхронизирующих элементов используют обычно аналогичные ячейки, запоминающие сигналы, поступающие на входы до подачи считывающего импульса. Поэтому схемы ИЛИ и Запрет выполняют на трех ячейках ( рис. 6.18, а, б), а схему И ( рис. 6.18, в) - на пяти. Последнее объясняется стремлением отказаться от жесткого ограничения величины входного сигнала, определяемого пределами (6.17), что влечет за собой увеличение помех и возможности появления ложной ин-формации, а также снижение быстродействия. [34]
![]() |
Логические схемы И на феррит-транзисторных ячейках. [35] |
В роли синхронизирующих элементов используют обычно аналогичные ячейки, запоминающие сигналы, поступающие на входы до подачи считывающего импульса. Поэтому ехемы ИЛИ и Запрет выполняют на трех ячейках ( рис. 6.18, а, б), а схему И ( рис. 6.18, в) - на пяти. [36]
Как только сердечник вернется в состояние насыщения, сопротивление обмотки считывания резко уменьшится, что обусловливает прекращение считывающего импульса. Длительность импульса считывания прямо пропорциональна величине входного сигнала. [37]
Как видно из блок-схемы декады ( табл. 7 - 1), цифровой указатель состоит из устройства формирования считывающих импульсов, входного устройства, запоминающего устройства, дешифратора, устройства питания, знакового индикатора и лампы подсветки ( в табл. 7 - 1 не показана) для отделения целой части изображаемого числа от дробной. [38]
![]() |
Структурная схема системы развертки и автосдвига в комбинированном режиме. [39] |
В сумматоре напряжения генераторов МПН I и II складываются, обусловливая сдвиг луча по экрану в соответствии со сдвигом считывающих импульсов. [40]
![]() |
Схема НЕ на фер-рит-триодных модулях.| Схема И на фер-рит-триодных модулях. [41] |
Если А - в первом такте t, а во втором такте В 0, то к моменту t3 подачи считывающего импульса / с сердечник 2 находится в точке ВГ, оба сердечника, перемагничиваясь под действием 1С, открывают свои триоды и в нагрузку поступает импульс / к шах - Если же после сигнала А поступит запрещающий импульс В 1, то он вернет сердечник в состояние - Вт и триод ячейки 2 останется запертым. [42]
![]() |
Устройство трансфлюксоров. [43] |
Таким образом, на выходе триода, в коллекторной цепи, возникает импульс тока, представляющий собой усиленный по энергии во много раз считывающий импульс. Нагрузка условно показана на схеме рис. 3 - 21, а сопротивлением га. Последнее можно заменить обмотками записи ш4 последующих ячеек. [44]
![]() |
Устройство тр. жсфлюксороп. [45] |