Cтраница 1
Инверсия сигналов легко реализуется лишь при использовании потенциальных информационных сигналов. [1]
Исследованы явления инверсии сигнала детектора при анализе кремнийорганических соединений. Инверсия уменьшается с увеличением расстояния между электродами; увеличение конц-ции Н2 в диапазоне 50 - 70 % приводит к увеличению чувствительности, предельный ионный ток увеличивается в зависимости от отношения C / Si в анализируемом в-ве. Аномальное изменение свойств детектора не связано с осаждением продуктов сгорания на электродах. [2]
Чтобы получить инверсию X сигнала X, достаточно приложить сигнал X на обмотку реле и снять его инверсию X с нормально замкнутого контакта реле ( фиг. [3]
Кстати, учитывая инверсию сигнала в цепи обратной связи и удвоенное значение модуля счета по отношению к числу разрядов регистра, находим интересную аналогию с кольцом Мебиуса, которое получается путем склеивания начала ленты с перевернутым ( инвертированным) ее концом, а путь вдоль этого кольца до возвращения в начальную точку равняется удвоенной длине использованной ленты. [5]
Здесь знак минус говорит об инверсии сигнала. [6]
![]() |
Логические схемы ИЛИ-ИЛИ-НЕ на МДПДТН-ИС.| Схема одноразрядного сумматора на МДПДТН-ИС. [7] |
Схемы на МДПДТН-ИС обладают свойствами инверсии сигнала на входе ( см. схему на рис. 1.44), как это имеет место в логических схемах T-TTL. Такое свойство обеспечивает высокую гибкость проектирования логических устройств. [8]
![]() |
Схема суммирующего интегратора. [9] |
Недостатком этого типа суммирующего интегратора является инверсия сигналов по фазе. [10]
![]() |
Упрощенная схема полупроводникового перемножителя 525ПС1. [11] |
Перекрестные связи коллекторов этих транзисторов обеспечивают инверсию сигналов, необходимую для четырехквадрантного умножения. Входные каскады на транзисторах VT1 - VT4 преобразуют напряжения Ux и Uy в токи, а диоды VD1, VD2 логарифмируют токовый сигнал по входу Y. Антилогарифмирование сигнала У и умножение его с сигналом X осуществляются счетверенным каскадом. Описанный алгоритм умножения позволяет получить на выходе связь между входными ( 1 - / 4) и выходными ( / 5 - h) сигналами в виде отношений токов. [12]
Микросхема представляет собой двухканальный восьмиразрядный формирователь с тремя состояниями на выходе с инверсией сигнала. [13]
Микросхема представляет собой два четырехканальных формирователя с тремя состояниями на выходе с инверсией сигнала. [14]
Микросхемы представляют собой два четырехканальных формирователя с тремя состояниями на выходе с инверсией сигнала. [15]