Cтраница 2
Микросхема представляет собой двухканальный восьмиразрядный формирователь с тремя состояниями на выходе с инверсией сигнала. [16]
Микросхема представляет собой два четырехканальных формирователя с тремя состояниями на выходе с инверсией сигнала. [17]
Микросхема представляет собой два четырехканальных формирователя с тремя состояниями на выходе, с инверсией сигнала, с инверсным управлением. [18]
Микросхемы представляют собой два четырехканальных формирователя с тремя состояниями на выходе, с инверсией сигнала и с инверсным управлением. [19]
Микросхема представляет собой два четырехканальных формирователя с тремя состояниями на выходе, с инверсией сигнала, с инверсным управлением. [20]
Микросхемы представляют собой два четырехканальных формирователя с тремя состояниями на выходе, с инверсией сигнала и с инверсным управлением. [21]
![]() |
Операционный усилитель с отрицательной обратной связью. [22] |
Схема прямого усиления рис. 124 6 действует так же, как и схема рис. 124, а, но инверсии сигнала нет. [23]
![]() |
Упрощенная схема АПС на дифференциальных транзисторных. [24] |
Множительным ядром АПС является управляемый делитель тока ( УДТ), выполненный на спаренных дифференциальных усилителях с перекрестными связями, что обеспечивает инверсию сигналов, необходимую для четырехквадрантного умножения. [25]
![]() |
Асинхронное управление счетчиком.| Асинхронные суммирующие счетчики. [26] |
При этом сигнал переноса в младший разряд р3 ( рис. 8.38, а) формируется по сигналу t / i, а сигнал с2 - как инверсия сигнала уг. Схема асинхронного управления счетчиками ( рис. 8.38, 8.39) приведена на рис. 8.40. При отсутствии управляющего сигнала у на выходе инвертора формируется сигнал сгу11, 3 который поступает на синхронизирующие входы вспомогательных триггеров Т4 - Т6 и обеспечивает их переключение в состояния, совпадающие с состояниями основных триггеров 77 - ТЗ. Таким образом, функцию синхронизирующего сигнала сг выполняет интервал между сигналами уъ а функцию сигнала с2 - сам управляющий сигнал уг. [27]
![]() |
Схемы промежуточных каскадов операционных усилителей. [28] |
Такой промежуточный каскад, являясь эмиттерным повторителем с динамической нагрузкой ( нагрузкой транзистора VT служат диоды VD1 и VD2 и источник тока), обеспечивает большое входное сопротивление и единичное усиление по напряжению без инверсии сигнала. Остальные элементы схемы относятся к оконечному каскаду ОУ. [29]
На рис. 8.3 в показано символическое изображение схемы ИЛИ-НЕ. Маленький кружок у выхода обозначает инверсию сигнала. [30]