Cтраница 4
На панелях длиной от 0 2 до 1 м линии связи должны выполняться несогласованными витыми парами проводов. Следует иметь в виду, что при организации связи с помощью несогласованных витых пар время задержки распространения сигналов увеличивается пропорционально длине такой линии. [46]
![]() |
Состояния дешифратора К155ИД ]. [47] |
Эти входы необходимы также при наращивании числа разрядов дешифрируемого кода. Когда на входах Е0 и Е1 присутствуют напряжения высокого уровня, на выходах 0 - 16 появляются высокие уровни. Время задержки распространения сигнала для цепи вход А - выход составляет 36 не; для цепи вход Е - выход 30 не. [48]
Рассмотрены последние достижения в области получения тонкопленочных транзисторов ( ТПТ) на основе поликристаллического кремния на стеклянных подложках. Обсуждаются свойства пленок поликристаллического кремния, полученных осаждением в высоком или сверхвысоком вакууме. Рассматривается также изготовление 21-кас-кадного генератора на ТПТ со временем задержки распространения сигнала 200 не. [49]
![]() |
Виды передаточных характеристик. [50] |
В перечисленных работах переходный процесс исследуется в общем виде. В настоящем параграфе будет показано, что при использовании твердой схемы Р12 - 2 в составе длинных цепей возникает ряд особенностей в переходном процессе. Для Р12 - 2 быстродействие практически определяется только временем задержки распространения сигнала. [51]
В настоящее время выпускается большое количество различных твердых схем. Широкая номенклатура твердых схем есть результат того, что невозможно одной твердой схемой или даже несколькими твердыми схемами удовлетворить все многообразие аппаратурных требований. Таким образом, отношения предельных значений рассеиваемых мощностей и времени задержки распространения сигналов изменяются в 103 раз. [52]
Нижняя диаграмма показывает выходной отклик инвертора на такое изменение состояния входа. Небольшая временная задержка между моментами изменения сигналов на входе и выходе инвертора называется временем задержки распространения сигнала. Эта величина измеряется в секундах. Эти времена указаны на рис. А. [53]
Исключительно быстро улучшаются параметры интегральных схем. В настоящее время разработаны интегральные схемы для построения электронных вычислительных машин, обладающие временем задержки распространения сигнала 3 - 5 не, что позволяет рассчитывать на создание ЭВМ с быстродействием 50 - 100 миллионов операций в секунду. [54]
Форма сигнала кольцевого генератора, наблюдаемая в выходной точке, показана на рис. 6.2.7. Зависимость времени задержки распространения сигнала от напряжения питания VDD для и - МОП - ( 7) ир - МОП - ( 2) транзисторов приведена на рис. 6.2.8. Время задержки распространения сигнала на затворе составляет 200 не. [55]
Согласование входного регистра с внешними источниками цифрового сигнала по логическим уровням осуществляется с помощью ПУ. В зависимости от выбранного режима работы ЦАП по согласованию с ТТЛ - или ЭСЛ-микро-схемами на ПУ подаются напряжения от источников питания 5 и - 5В соответственно. Наличие в ПУ инвертирующих входов позволяет подавать на их входы ( кроме Н, L, 2C) парафазные сигналы с уровнями ЭСЛ, что повышает помехоустойчивость ЦАП и уменьшает время задержки распространения сигнала. [56]
Форма сигнала кольцевого генератора, наблюдаемая в выходной точке, показана на рис. 6.2.7. Зависимость времени задержки распространения сигнала от напряжения питания VDD для и - МОП - ( 7) ир - МОП - ( 2) транзисторов приведена на рис. 6.2.8. Время задержки распространения сигнала на затворе составляет 200 не. [57]
КК ( см. рис. 2.14), который управляется от шин Е и Е, объединяющих все четыре канала. Триггер имеет два входа данных R и S. Все состояния триггерного канала ( рис. 2 31, я) сведены в табл. 2.12. Низкие уровни на входах S и R не меняют состояние выхода Q. Время задержки распространения сигнала для триггера К561ТР2 не превышает 200 не, время перехода к состоянию Z не более 100 не. [58]
Основным недостатком схем РТЛ, РКТЛ, ДТЛ, ТТЛ является то обстоятельство, что используемые в них транзисторы работают в насыщенном режиме, что, понятно, снижает быстродействие элементов. Этот недостаток отсутствует в элементах с эмиттерными связями ( ТЛЭС), где используются линейные режимы работы транзистора. Элементы ТЛЭС являются в настоящее время самыми быстродействующими элементами интегральной электроники. Время задержки распространения сигнала от входа к выходу у этих элементов меньше, чем у элементов ТТЛ, примерно в 10 раз и лежит в пределах 3 - 5 не. [59]