Cтраница 1
Выход инвертора с широтно-импульсной модуляцией имеет полуволновую симметрию. Положительные и отрицательные площади выходного напряжения здесь равны. Поэтому в выходном напряжении четные гармоники отсутствуют. Гармоники высшего порядка допустимы, поскольку их величина мала и они не создают проблем. [1]
Рассмотренный выход инвертора логического микроэлемента с двумя переключаемыми транзисторами VT4 и VT3 называется активным. Транзистор VT2 имеет вспомогательное назначение. [2]
![]() |
Схема инвертора на полупроводниковом триоде типа. [3] |
На выходе инвертора появляется сигнал противоположного знака по отношению к сигналу, поданному на вход. [4]
На выходе инвертора N112 формируется сигнал 0 и через дифференцирующие цепи счетного входа опрокидывает триггер F9 в исходное состояние. [5]
На выходе инвертора N107 формируется импульс V и через схемы К218, К. [6]
На выходе инвертора формируется импульс перфорации LO. [7]
На выходе инвертора имеется фильтр, состоящий из дросселей и конденсатора. Фильтр настроен на 3 - ю и 5 - ю гармоники и предназначен для улучшения формы кривой выходного напряжения. Феррорезонансный стабилизатор совместно с фильтрами гармоник преобразует напряжение прямоугольной формы в синусоидальное. [8]
На выходе AGO инвертора вырабатывается сигнал L, который обеспечивает управление регистром AGO. [9]
На выходе LESEN инвертора N32 формируется сигнал L и подготавливает для работы схему К. [10]
На выходе SUB инвертора N155 формируется сигнал L, который блокирует работу дифференцирующих цепей переноса единиц переполнения двоичных разрядов сумматора. [11]
На выходе NULL инвертора N134 формируется сигнал L, Который через схему К411 переключает запоминающий контур реле R5 в рабочее состояние. В соответствии с врограммой в следующем шаге каретки ( второй шаг пуска и включения программы) в обычном порядке происходят печать цифры 0 и подготовка к выводу значка запятая. В шаге печати старшего разряда числа происходят печать знака запятая и подготовка к выводу цифры 0 или старшего разряда числа. [12]
На выходе MRS инвертора формируется сигнал 0, который блокирует работу схемы К. В результате блокировки схемы К203 обратной записи цифровой информации и знака числа в регистр MR не происходит. [13]
На выходе инвертора UVQ и с выходов элементов / / / и IV снимаются сигналы 1, не изменяющие состояния триггера Гвс. [14]
На выходе QN последовательно включенного инвертора N141 формируется сигнал 0, который поступает на входы схем К399 и К410 запоминающих контуров. На выходах закрытых схем К399 и К410 формируются сигналы 0 и переключают запоминающие контуры реле R2 и R5 в исходное состояние. [15]