Cтраница 2
На выходе QN последовательно включенного инвертора N141 формируется сигнал L, который обеспечивает выполнение запрограммированной арифметической операции или перезаписи информации регистров. [16]
Одновременно с выхода КОММА инвертора N129 сигнал 0 поступает на вход и блокирует р аботу схемы К309 переключения счетчика Н, В обычной последовательности происходит перезапись информации регистров UE-MR и включается подготовка к выводу для старшего разряда числа. [17]
Одновременно на выходе инвертора N106 формируется импульс f и опрокидывает ждущий мультивибратор UV7 в рабочее состояние. По истечении времени, в конце первого цикла считывания, ждущий мультивибратор UV7 опрокидывается в исходное состояние. На выходе t инвертора N112 формируется положительный перепад напряжения и через дифференцирующие цепи счетного входа опрокидывает триггер F9 в рабочее состояние. [18]
![]() |
Осциллограммы выпрямленного напряжения.| Идеализированный график напряжения на выходе инвертора. [19] |
Напряжение на выходе инвертора регулируется напряжением на выходе управляемого выпрямителя, частота его - изменением подачи отпирающих сигналов системы управления инвертором. [20]
Тогда на выходе инвертора будет логический О, Напряжение точки А в этом случае тоже равно нулю. На его входе, следовательно, появляется логический сигнал Да. Поскольку резисторы R2 и R4 имеют одинаковые номиналы, то в точке А появляется напряжение около 1 2 В. Поэтому, если состояние счетчиков / и 2 различное, по крайней мере на одной из точек А, В, С и D появляется напряжение, большее 1 2 В. Это напряжение через диоды D9 - D12 изменяет базовый ток транзистора 77, который включает реле в коллекторной цепи транзистора ТЗ. [21]
Одновременно сигнал с выхода инвертора через дифференцирующую цепочку С2, R7 поступает на базу нормально открытого транзистора ТЗ и закрывает его на время, определяемое параметрами дифференцирующей цепочки. [22]
Импульс VLSI2 с выхода инвертора N68 поступает на дифференцирующую цепь и обеспечивает опрокидывание триггера F3 в исходное состояние. На выходе Z4 триггера F3 формируется положительный перепад напряжения и через дифференцирующие цепи счетного входа опрокидывает триггер F4 в исходное состояние. Последовательное опрокидывание триггеров F3 и F4 в исходное состояние выключает счетчик Z. После выключения счетчика с выхода Z инвертора N25 сигнал L поступает на вход - схемы К42 и блокирует работу схемы синхронизации. Полный просчет счетчика Z при вводе и сдвиге информации составляет 50 мксХ24 - 1 2 мс. [23]
Импульс печати с выхода инвертора N138 поступает на вход SCHREIB IMP. [24]
На любом из выходов программируемых инверторов могут быть реализованы: конъюнкция входных переменных, отрицание этой конъюнкции, дизъюнкция входных переменных, отрицание этой дизъюнкции. [25]
При подключении к выходу инвертора нагрузки в виде аналогичных инверторов переходная характеристика не изменяется, поскольку входное сопротивление МОП-транзистора по постоянному току значительно выше сопротивлений утечек в стоковых цепях. Однако входная цепь каждого каскада нагрузки, подключенного к выходу инвертора, увеличивает выходную емкость последнего и, следовательно, ухудшает быстродействие. [26]
![]() |
Регулятор реактивной мощности конденсаторов. [27] |
Регулирование мощности на выходе инвертора может использоваться и в цепях регулирования частоты выходного напряжения, если угол р фиксирован системой управления. [28]
Значение сигналов на выходах инверторов определяет выполнение первого цикла записи информации. [29]
![]() |
Структурная схема синхронного преобразователя частоты. [30] |