Cтраница 1
Линии адреса предназначены для передачи комбинаций бит, с помощью которых происходит обращение к ячейке памяти, каждая из которых имеет свой адрес. Число бит, используемых для задания адреса, определяет множество возможных адресов, которое образует адресное пространство машины. Так, 16 линий адреса позволяют адресоваться к 32К слов памяти, при этом формируемый ЦП 16-разрядный адрес непосредственно поступает на линии адреса магистрали. Использование диспетчера памяти и увеличение числа адресных линий до 22 позволяет расширить адресное пространство до 4М байт. [1]
![]() |
Главные особенности внешних шин. [2] |
Наконец, линии адреса и линии данных могут быть одними и теми же. В этом случае линии попеременно используются для адресов и данных, а ЦП и интерфейсы должны быть рассчитаны на более сложные действия шины. [3]
Обычно ДПУ подсоединяется к линиям адресов и данных процессора и в нужный момент декодирует масочный код операции; однако может быть использован и другой подход, при котором для работы с отдельным адресным пространством ДПУ необходимы внешние логические схемы, так как ДПУ не способно декодировать масочные коды операции. Некоторые сопроцессоры имеют возможность брать на себя управление процессорной шиной для прямого обращения к памяти, а другие прибегают к услугам основного процессора, который - предоставляет им адреса для чтения или записи данных в память. В то время как все 32-разрядные МП обеспечивают реализацию прямого доступа к памяти, известные на сегодня однокристальные сопроцессоры возлагают выработку адресов памяти на основной процессор. Возможность непосредственного обращения к памяти предусмотрена в некоторых одноплатных сопроцессорах, предназначенных для обработки матриц и ввода-вывода аналоговой информации. [4]
В такте Т2 цикла чтения линии адреса / данных переводятся в высокоимпедансное состояние, а во время цикла записи на эти линии помещаются данные. Во время такта ТЗ данные удерживаются на шине для записи или чтения и в такте Т4 цикл заканчивается. Сопроцессор ВМ89 может осуществлять пересылки данных по 16 - либо по 8-разрядной ШД, причем во втором случае адрес, присутствующий на линиях AD15 - AD8, удерживается в течение всего цикла работы с шинами, как показано на рис. 3.30, а. Управление пересылкой старшего и младшего байтов по ШД сопроцессор осуществляет так же, как и ЦП ВМ86, с помощью сигнала разрешения старшего байта ВНЕ. [5]
![]() |
Внешнее пространство данных.| Управление памятью DSP. [6] |
Выбор кристалла периферии должен осуществляться с помощью линий адреса и строба данных, так чтобы регистры периферийных устройств находились в пространствах X и Y по одним и тем же адресам. На рис. 2.24 приведена структурная схема системы ЦОС с внешней памятью основе DSP56000 и показаны сигналы управления блоками памяти данных и программ. [7]
В интерфейсе AMS-bus по сравнению с Р-796 число линий адреса увеличено до 24, реализован он на Европлатах двух размеров и разводной магистрали по трем рядам одного разъема. [8]
Частичное дешифрирование адреса, что упрощает интерфейс с линиями адреса системной шины. [9]
![]() |
Структурная схема МП MC68020. [10] |
Асинхронная внешняя шина не мультиплексируется, в нее входят 32 линии адреса и 32 линии данных. Процессор динамически изменяет ширину шины, что позволяет передавать операнды во внешние устройства или из них, автоматически задавая размеры портов ( 8 / 16 / 32 бит) на поцикловой основе; при этом исключается необходимость выравнивания данных. [11]
Через Р2 передаются четыре старших бита адреса ADR17 - ADR14 ( номера линий адреса указаны в 16-ричной системе счисления), а также сигналы обработки отказа питания и сигналы межмодульных связей. [12]
![]() |
Анализ ошибок в мультитранспьютерной системе.| Квитирование при прямом доступе к памяти. [13] |
При обнаружении сигнала Запрос памяти и отсутствии необходимости выполнения циклов регенерации ДЗУПВ линии адресов / данных приводятся в состояние высокого импеданса на время длительности двух периодов Тт, а еще через один период Тт сигналу Обращение разрешено придается высокий уровень. [14]
В некоторых микро - ЭВМ и в большинстве мини - ЭВМ число линий адреса магистрали больше числа бит, отведенных в ЦП под адрес, т.е. ЦП может напрямую обратиться только к части адресного пространства. Специальное устройство, называемое диспетчером памяти, обеспечивает доступ ЦП ко всему адресному пространству Узнайте, есть ли в вашем лабораторном компьютере диспетчер памяти и как он организует доступ ЦП ко всему адресному пространству ЭВМ. [15]