Cтраница 2
УМЕ и Multibus II, в отличие от более ранних 16-разрядных шин имеют 32 линии адреса и данных, что увеличивает пропускную способность шин, но необходимость осуществлять запросы шины и их арбитраж в сопоставлении с возможными запросами других пользователей значительна уменьшает реальную производительность памяти. Эти 32-разрядные выделенные каналы доступа к локальной памяти обеспечивают высокую производительность работы с этой памятью без использования основной системной шины. [16]
Простейшая шина ввода / вывода должна иметь линии данных ( ДАННЫЕ) ( для передачи данных), линии адреса ( АДР) ( для идентификации устройства ввода / вывода) и несколько линий для стробов ( СТРОБ), которые сообщают о том, что данные выведены на шину. Для повышения быстродействия шина ДАННЫЕ обычно имеет столько линий, сколько разрядов содержится в машинном слове, что позволяет передавать сразу целиком все слово. Число адресных линий зависит от того, используется ли эта шина также для адресации к внутренней памяти. В ЭВМ PDP-11, в которой одна и та же шина служит для выполнения всех операций, имеется 18 адресных линий. В то же время в машине типа NOVA, которая имеет отдельную шину памяти, шина ввода / вывода содержит только 6 адресных линий, что позволяет использовать для обращения к внешним устройствам до 64 кодов. Собственно передача данных синхронизируется с помощью импульсов, которые поступают по дополнительным стробирующим линиям. [17]
![]() |
Архитектура шины Multibus II. [18] |
Как видно из табл. 6.2, шина iLBX, как и шина iPSB, является синхронной, но мультиплексирование линий адресов и данных в ней не применяется, чтобы при одиночных обращениях к памяти операции чтения и записи могли выполняться за один цикл. [19]
![]() |
Применение Г ИС 8251 в синхронном интерфейсе. [20] |
Три линии выбора кристалла CS2 - CSO, две линии выбора регистра RS-RSO, линия считывания / записи и линия разрешения упрощают интерфейс с линиями адреса и управления системной машины. [21]
В режиме программного обмена все передачи данных по ОШ происходят под управлением центрального процессора, и контроллер выполняет функцию мультиплексора, подключающего к ОШ блок, выбранный процессором по линиям адреса ОШ. Каждый из блоков может вызвать прерывание программы процессора. С этой целью всем блокам присвоен определенный уровень приоритета и вектор прерывания. Контроллер позволяет изменить расстановку блоков по уровням и подуровням приоритета. Контроллер обеспечивает подключение к УВК через интерфейс ОШ и адресацию 18-ти регистров и 8-ми векторов прерывания. [22]
Каждая ячейка памяти или интерфейсный регистр ассоциируются с однозначной комбинацией бит, называемой адресом. Линии адреса предназначены для передачи комбинаций бит, которые дешифрируются как адреса подключенными к шине интерфейсами. К шине можно подключить несколько модулей памяти, но никакие два слова ( байта) не могут иметь один и тот же адрес. [23]
![]() |
Ячейки динамической памяти. [24] |
При выполнении операции записи в память выполняются следующие действия: точный адрес подается на адресные выводы, кристалл памяти отпирается путем выдачи с выхода дешифратора сигнала низкого уровня, линия ЗАПИСЬ переводится в состояние с низким уровнем сигнала на минимальное время, в течение которого гарантируется правильная передача данных. Линии адреса и данных должны оставаться стабильными до тех пор, пока на линии ЗАПИСЬ действует низкий уровень сигнала. При выполнении операции чтения из шшяти вначале выдается адрес на адресную шину. [25]
В многошинной архитектуре большинство ( но не обязательно все) ВУ подключаются к различным шинам, называемым шинами ввода-вывода ( ВВ), а шина для модулей памяти называется шиной памяти. Число линий адреса в шине ВВ обычно меньше числа линий в шине памяти. [26]
![]() |
Основные характеристики СМ-1М.| Сигналы интерфейса ИУС. [27] |
Интерфейс позволяет осуществлять передачу информации между модулями в мультиплексном режиме и в режиме прямого доступа. Применение мультиплексируемых линий адреса / данных позволяет сократить общее число линий интерфейса. [28]
Аппараты снабжают порядковыми номерами. На линиях адресов, отходящих от зажимов аппаратов, снабженных схемной маркировкой, указывают только адрес рейки в целом. На линиях адресов, отходящих от зажимов реек, имеющих схемную маркировку, указывают только порядковый номер аппарата. Этот способ обозначения адресов более других пригоден для автоматического вычерчивания схем. [29]
Сигналы интерфейса поступают на основной и дополнительный разъемы. Основной разъем содержит линии адреса, прерываний, управления и питания, а дополнительный - дополнительные линии управления и питания. [30]