Линия - адрес - Большая Энциклопедия Нефти и Газа, статья, страница 3
Если тебе завидуют, то, значит, этим людям хуже, чем тебе. Законы Мерфи (еще...)

Линия - адрес

Cтраница 3


31 Основные конструктивные блоки и компоновки CM1SOO. [31]

Сигналы интерфейса размещены на основном и дополнительном разъемах. Основной разъем содержит линии адреса, данных, прерываний, управления и питания, а дополнительный - дополнительные линии управления и питания.  [32]

33 Четыре способа организации статического ОЗУ. а-статическое ОЗУ емкостью 1К. б-статическое ОЗУ емкостью 4К. в - ОЗУ 1024 х 4 с полубайтовой организацией. г - ОЗУ 512 х 8 с байтовой организацией. [33]

На рис. 11.5 6 показана организация широко используемого статического ОЗУ емкостью 4096 бит. Это устройство также имеет линии адреса, данных, выбора кристалла и чтения / записи. Эта интегральная схема располагает объемом памяти, в четыре раза превышающим объем ОЗУ, показанного на рис. 11.5, а.  [34]

35 Циклы работы памяти при удлинении цикла Т4 на два периода сигналом MemWait. [35]

Если используется динамическое ЗУПВ, то через каждые 18, 36, 54 или 72 периода следования входного сигнала тактирования может разрешаться подача сигнала регенерации. В цикле регенерации на линии адреса памяти / данных MemAD2 - 10 подается 9-разрядный адрес регенерации. Он подвергается декременту после каждого цикла регенерации.  [36]

Число бит, используемых для задания адреса, однозначно определяет множество всех возможных адресов, которое называется адресным пространством шины. В идеальном случае число линий адреса совпадает с числом бит, но это не всегда так. В некоторых шинных конфигурациях для передачи адреса необходимо более одного цикла шины. Если имеется восемь линий адреса и 216 адресов в адресном пространстве, передача адреса занимает два цикла шины.  [37]

38 Общая блок-схема центрального процессора. [38]

Даже при увеличении числа линий адреса время на выборку адресной части команды остается большим. В результате возникает требование увеличения числа бит, определяющих адрес. Сформулированные проблемы рассматриваются ниже.  [39]

40 Архитектура МП Z80 фирмы Zilog. [40]

На рис. 1.9 показана разводка контактов корпуса МП. Имеются восемь линий данных, 16 линий адреса, 13 управляющих линий, одна линия синхронизации, одно напряжение питания и контакт заземления.  [41]

Выпускаются сегментированная и несегментированная версии данного МП. Сегментированная версия имеет 48 контактов и 23 линии адреса ( адресное пространство 8М байт), а несегментированная - 40 контактов, 16 линий адреса и адресное пространство 64К байт. Несмотря на различия в схемах адресации из-за меньшего адресного пространства несегментированной версии, они имеют одинаковые системы команд, и программа для несегментированной версии будет выполняться и на сегментированной версии, если она работает в несегментированном режиме. Ниже рассматривается сегментированная версия, и упор сделан на управление памятью.  [42]

Логика управления шиной на кристалле не обязательно усложняется по сравнению с 8-битными МП. Увеличение числа линий данных и, возможно, линий адреса пропорционально увеличивает объем логики. Как и в 8-битных МП, иногда для адресов и данных используются одни и те же контакты, что приводит к некоторому усложнению логики управления шиной. Корпуса 16-битных МП имеют 40, 48 или 64 контакта.  [43]

В результате повышения степени интеграции БИС был разработан ЦП 80186, который в отличие от ЦП 8086 содержит внутренний генератор синхронизации, программируемый контроллер прерываний, программируемые таймеры, контроллер прямого доступа к памяти и программируемые регистры управления. Он размещен в 68-выводном четырехстороннем корпусе, и его линии адреса / данных и некоторых управляющих сигналов имеют вдвое большую нагрузочную способность. Введены дополнительные команды, в частности команды PUSHA и РОРА для включения в стек и извлечения из него всех регистров одной командой, команды INS и OUTS для ввода и вывода цепочек с использованием префикса повторения REP, а также команды, расширяющие действия с непосредственным операндом. В итоге МП 80186 имеет вдвое более высокую производительность по сравнению с ЦП 8086, что обеспечивает меньшие габариты, большую компактность и большую надежность МПС.  [44]

У каждого слова и обычно у каждого байта есть адрес, по которому к ним обращается ЦП. Адрес представляет однозначную комбинацию бит, которая передается в модуль памяти по линиям адреса внешней шины. Эти линии рассматриваются в § 1.10.) Количество бит в слове, или его длина, варьируется в разных ЭВМ и связано с форматом команды. Типичные длины слов в микро - ЭВМ составляют 8, 12 или 16 бит. Длина байта равна 8 битам в 8-битных ЭВМ и половине длины слова в 12 - и 16-битных ЭВМ. Причина выбора длины байта и слов определяется внешними кодами, например ASCII, представляющими собой 6 -, 7-или 8-битные коды. Кроме того, длина регистров некоторых ВУ составляет 6 - 8 бит.  [45]



Страницы:      1    2    3    4    5