Cтраница 1
Типовая структурная схема ПЗУ. [1] |
Матрица памяти M-N содержит постоянно хранимую комбинацию двоичных знаков. Выходной буферный усилитель формирует М - разрядный выход. [2]
Как устроена матрица памяти на тонких магнитных пленках. [3]
Структура матриц запоминающих ячеек при пословной ( а и двухкоордиматной ( б. [4] |
Накопитель или матрица памяти состоит из п строк. В состав каждой строки входят m запоминающих ячеек, образующих w - разрядное слово. Соответствующие шины в накопителе управляются от дешифраторов строк ( X) и столбцов ( У), на входы которых поступают адресные сигналы Aa... При записи и считывании осуществляется обращение ( выборка) к одной или нескольким запоминающим ячейкам одновременно. [5]
При этом образуются целые матрицы памяти. [6]
Блок регистров общего назначения КР1802ИР1. [7] |
Накопитель реализован на основе матрицы памяти 8X32 и предназначен для формирования управляющих сигналов. [8]
Последовательно-параллельное АУ на основе сумматора. [9] |
С помощью 4 в матрице памяти 3 указывается начало массива из т ячеек, соответствующих рассматриваемому данному, а с помощью 5 -номер ячейки в указанном массиве. С этого же регистра производится и считывание выходной информации в параллельном коде. [10]
Аналоговое запоминающее устройство построено с использованием матриц памяти на многоотверстных фер-ритовых пластинах, выбор адреса в которых производится при помощи диодного дешифратора. [11]
На рис. 10.13 показана схема построения матрицы памяти на гонких магнитных пленках. [12]
Функциональная схема устройства для регистрации ударных процессов на аналоговых элементах памяти. [13] |
Аналоговое запоминающее устройство построено с использованием матриц памяти на многоотверстных фер-ритовых пластинах, выбор адреса в которых производится при помощи диодного дешифратора. Для того чтобы можно было многократно выводить записанную информацию в режиме считывания, регенерируют информацию. [14]
Структурная схема блока ПЗУ.| Структурная схема элемента ОЗУ. [15] |