Бита - Большая Энциклопедия Нефти и Газа, статья, страница 3
"Подарки на 23-е февраля, это инвестиции в подарки на 8-е марта" Законы Мерфи (еще...)

Бита

Cтраница 3


Биты 8 - 11 являются ключом защиты для процессора. Этот ключ сравнивается с ключом памяти всякий раз, когда производится запоминание информации или когда производится выборка информации из ячейки, на которую распространяется защита от выборки.  [31]

Биты 18 и 19 содержат код признака результата.  [32]

Биты 20 - 23 являются битами маски программы.  [33]

Биты 40 - 63 задают логический адрес команды. Этот адрес определяет местоположение крайнего левого байта следующей команды.  [34]

Биты 0 - 3 сравниваются с битовым ключом защиты каждый раз, когда выполняется запоминание информации, и каждый раз, когда производится выборка информации из ячеек, защищенных от выборки.  [35]

Биты 16 - 31 относятся к классам монитора 0 - 15 соответственно. В биты маски монитора может быть записано произвольное количество единиц. В совокупности они задают группу классов мониторных событий, обслуживаемых в данное время.  [36]

Биты 0 - 3 управляющего регистра 9 определяют, какие события контролируются.  [37]

Биты 16 - 31 управляющего регистра 9 определяют, изменение содержимого каких общих регистров подвергается контролю. Если какой-либо бит равен 1, изменение содержимого соответствующего общего регистра подлежит контролю. Если же бит равен 0, регистр не контролируется.  [38]

Биты 16 - 31 старого PSW в режиме ВС устанавливаются в 0; в режиме ЕС код прерывания не предусматривается.  [39]

Биты 0 - 7 и 21 - 27 этого регистра игнорируются, а биты 28 - 31 должны содержать нули. В противном случае распознается особый случай спецификации и операция подавляется.  [40]

Биты 8 - 20 адреса второго операнда определяют 2048-байтовый блок реальной основной памяти.  [41]

Биты операнда заносятся только в позиции таймера CPU, в которых в процессе его работы должны изменяться показания. Содержимое остальных ( правых) битов игнорируется и в таймере CPU не сохраняется.  [42]

Биты 8 - 20 регистра, заданного полем R2, указывают 2048-байтовый блок реальной основной памяти. Биты 28 - 31 регистра должны содержать нули, в противном случае распознается особый случай спецификации и операция подавляется.  [43]

Биты 0 - 7 текущего PSW за мещаются байтом из основной памяти, указанным адресом второго операнда.  [44]

Биты 8 - 31 содержат номер-идентификатор CPU, состоящий из шести цифр: старшего нуля и пяти цифр, которые выбраны из регистрационного номера, указанного на процессоре, или шести цифр регистрационного номера. Содержимое этого поля в сочетании с номером модели позволяет однозначно идентифицировать данный процессор.  [45]



Страницы:      1    2    3    4