Бита - Большая Энциклопедия Нефти и Газа, статья, страница 4
Каждый подумал в меру своей распущенности, но все подумали об одном и том же. Законы Мерфи (еще...)

Бита

Cтраница 4


Биты 48 - 63 содержат 16-битовое число, выражающее максимальную длину в байтах области расширенной регистрации ( MCEL), которая может быть выполнена процессором данной модели.  [46]

Биты 0 - 7 текущего PSW записываются в память по адресу первого операнда. Затем содержимое битов 0 - 7 текущего PSW заменяется логическим произведением ( И) второго операнда и их первоначального содержимого.  [47]

Биты 0 - 7 текущего PSW записываются в память по адресу первого операнда. Затем содержимое битов 0 - 7 текущего PSW замещается логической суммой ( ИЛИ) второго операнда и их первоначального содержимого.  [48]

Биты 12 - 15 поля U содержат двоичное число, задающее один из 16 классов монитора. Если бит маски монитора, соответствующий классу, заданному полем Ь, равен 1, то происходит программное прерывание для обращения к монитору. Содержимое поля 1г записывается в ячейку 149 основной памяти; в ячейку 148 записываются нули.  [49]

Биты 2 - 7 общего регистра, заданного полем Ri, замещают биты признака результата и маски программы в текущем PSW. Биты 12 - 15 данной команды игнорируются.  [50]

Биты 0, 1 и 8 - 31 регистра, заданного полем Ri, игнорируются. Содержимое самого регистра остается без изменения.  [51]

Биты 24 - 31 из общего регистра, заданного полем Ri, помещаются без изменения на место второго операнда. Длина второго операнда равна 1 байту.  [52]

53 Код прерывания от схем контроля MCIC. [53]

Биты 0 - 5, 7 и 8 указывают, какими условиями вызвано прерывание от схем контроля.  [54]

Биты 14 и 15 в коде прерывания от схем контроля указывают, в какой момент по отношению к ошибке произошло прерывание.  [55]

Биты 16 - 18 в коде прерывания от схем контроля используются для указания о том, что в основной памяти обнаружен недопустимый или корректируемый код контролируемого блока ( СВС) или что в ключе памяти обнаружен недопустимый СВС. Если указано, что поле адреса ошибочной ячейки памяти является достоверным, то в этом поле содержится либо адрес байта в контролируемом блоке памяти, либо адрес байта в 2048-байтовом блоке, связанном с ошибочным ключом памяти. Поле подклассов в коде прерывания от схем контроля указывает, какая часть системы подверглась воздействию недопустимого СВС.  [56]

Биты 20 - 31, 46 и 47 в коде прерывания являются битами достоверности. Каждый бит указывает достоверность определенного поля в основной памяти. За исключением бита логической достоверности памяти ( бит 31), каждый бит связан с некоторым полем, запоминаемым во время прерывания от схем контроля. Если бит достоверности равен 1, то это означает, что соответствующее поле является достоверным по отношению к указанной точке прерывания и что при записи данных в память не было обнаружено ошибок. Если бит равен 0, то могли иметь место одно или несколько следующих условий: исходная информация была неправильной, в исходной информации был недопустимый СВС, дополнительные сбои были обнаружены во время запоминания информации, информация вообще не была записана в память или же была записана только частично.  [57]



Страницы:      1    2    3    4