Cтраница 2
Типовой элемент РТЛ и элемент-расширитель. [16] |
Для этого при разработке систем интегральных элементов в их состав включаются логические расширители и усилители мощности. Подключается расширитель к коллекторному сопротивлению схемы на рис. 44, а. [17]
Увеличение числа входов т обеспечивается за счет введения в серию ИС специального логического расширителя, подключение которого к основной схеме дает возможность увеличить ти или тили до 10 и более. [18]
Использование ИС серии К155. [19] |
В том случае, если ЛЭ ИС типа ЛР используется совместно с логическими расширителями типа ЛД, то суммарный коэффициент по быстродействию будет равен & б & б 0 1п, где k & - коэффициент по быстродействию без учета подключенных логических расширителей, п - их количество. [20]
Полученное выражение имеет такой вид, что исходную функцию z можно реализовать на одном ЛЭ ИС типа К155ЛРЗ совместно с логическим расширителем типа К155ЛД1, так как она представлена в виде оператора ЛЭ И-ИЛИ-НЕ. [21]
Схемотехнически в операциях распределения термов по каналам ФБ задействованы как непосредственно цепи коммутации между входами и выходами МРТ, так и логические расширители последовательного и параллельного типов. Переданный в матрицу Ми терм становится доступным для использования во всех каналах данного ФБ. [22]
Как правило, у диодной части схем DTL предусматривается вывод общего анода ( / С), который служит для подключения логического расширителя по схеме И. Логический расширитель DTL-ИС ( рис. 1.10, а) представляет собой пассивную диодную схему с общим анодом, которая подключается к диодной группе базовой схемы для увеличен-ия параметра / пи. [23]
Коэффициент объединения по входу К в логического элемента - число входов логического элемента, по которым реализуется логическая функция, в том числе с учетом входов логического расширителя. [24]
В том случае, если ЛЭ ИС типа ЛР используется совместно с логическими расширителями типа ЛД, то суммарный коэффициент по быстродействию будет равен & б & б 0 1п, где k & - коэффициент по быстродействию без учета подключенных логических расширителей, п - их количество. [25]
Базовая схема ( а синхронного элемента И-ИЛИ и временные диаграммы его работы ( б. [26] |
Базовый элемент, представленный на рис. 3.21, а, состоит из входной логической цепи с импульсным питанием ( Rlt Дг - Д4); переключающей цепи ( R2, Дь, Де, 7, Т2), к которой могут подключаться логические расширители ко входу ИЛИ, и триггера, выполненного на остальных компонентах. [27]
Как правило, у диодной части схем DTL предусматривается вывод общего анода ( / С), который служит для подключения логического расширителя по схеме И. Логический расширитель DTL-ИС ( рис. 1.10, а) представляет собой пассивную диодную схему с общим анодом, которая подключается к диодной группе базовой схемы для увеличен-ия параметра / пи. [28]
Схемы типового логического элемента. [29] |
Принципиальная схема типового логического элемента ( ТЛЭ) серии, реализующего функцию НЕ-ИЛИ, показана на рис. 4, а. Он выполняет функцию логического расширителя. Если присоединить расширитель к ТЛЭ, то получим схему НЕ-ИЛИ на 4 входа. В состав серии КИ4 входят 11 разновидностей логических схем, в кото-х типовые логические элементы ( и расширители) соединены между собой чтобы выполнить наиболее распространенные логические функции. [30]