Регистр - хранение - Большая Энциклопедия Нефти и Газа, статья, страница 3
А по-моему, искренность - просто недостаток самообладания. Законы Мерфи (еще...)

Регистр - хранение

Cтраница 3


В состав микросхемы входят: два 6-разрядных канала Kl, K2; 5-разрядный канал КЗ; схемы обмена СО / - СОЗ; 7-разрядный регистр микрокоманд ( РМ К); два 8-разрядных регистра хранения операндов ( РА, РВ); два 8-разрядных регистра хранения результатов операций ( РП1, РП2); 2-разрядный регистр именного кода ( РИК); 3-разрядный регистр кода позиций ( РКП); триггер установки ( ТУ); дешифратор микрокоманд ( ДШ); блок умножения; блок суммирования; блок поиска кодов бита.  [31]

Один из вариантов организации БИС ЗУ на ЦМД приведен на рис. 6.31, где 1-накопительные кольцевые регистры сдвига ( регистры хранения информации); 2-кольцевой регистр сдвига, выполняющий функции регистра связи при операциях ввода и вывода информации; 3-вход управления переключением ЦМД из регистров хранения в регистр связи и наоборот; 4-генератор ЦМД; 5-аннигилятор ЦМД; 6-датчик и усилитель считывания выходной информации 7; 8 - вход записи; 9-вход стирания информации; 10-каналы продвижения ЦМД.  [32]

В состав микросхемы входят: два 6-разрядных канала Kl, K2; 5-разрядный канал КЗ; схемы обмена СО / - СОЗ; 7-разрядный регистр микрокоманд ( РМ К); два 8-разрядных регистра хранения операндов ( РА, РВ); два 8-разрядных регистра хранения результатов операций ( РП1, РП2); 2-разрядный регистр именного кода ( РИК); 3-разрядный регистр кода позиций ( РКП); триггер установки ( ТУ); дешифратор микрокоманд ( ДШ); блок умножения; блок суммирования; блок поиска кодов бита.  [33]

Основой микросхемы является 12-разрядный асинхронный двоичный счетчик, который отсчитывает / V входных импульсов от своего начального состояния до заполнения ( состояние - все 1) и вырабатывает командный импульс, по которому формируется выходной сигнал на выводах 8 и 9, а сам счетчик устанавливается в начальное состояние, определяемое кодом / V, содержащимся в регистре хранения коэффициента деления.  [34]

Назначение выводов: 1 - установка в исходное состояние; 2 - разрешение тактовых импульсов; 3 - вход тактовых импульсов; 4 - генератор тактовых импульсов; 5, 6, 7 - коды выполнения команд; 8 -выход / вход; 9 -выход; 10 - напряжение питания; 11, 12, 13, 14, 15, 16, 17, 18, 19, 20, 21, 22 - выходы / входы; 23 - общий 24 - регистр хранения коэффициента деления.  [35]

Этот тип приоритета вводится в системах, в которых прерывания разбиты на классы. Каждому источнику прерываний отводится разряд в регистре хранения всех запросов на прерывание. Каждому классу прерывания соответствует разряд в регистре прерывания. Регистр маски может изменять свое значение под управлением специальной программы. Это дает возможность гибко организовать динамическое управление приоритетами.  [36]

У программируемого таймера обычно есть несколько режимов работы. В режиме одновибратора при запуске таймера содержимое регистра хранения копируется в счетчик. Затем содержимое счетчика уменьшается на единицу при каждом импульсе от кристалла. Когда счетчик достигает нуля, он вызывает прерывание и останавливается до тех пор, пока он не будет снова явно запущен программным обеспечением. В режиме генератора прямоугольных импульсов при достижении счетчиком нуля инициируется прерывание, а содержимое регистра хранения автоматически копируется в счетчик, и весь процесс повторяется снова бесконечно.  [37]

Формирование машинного слова производится путем последовательных размещений в ячейках кодовых сигналов четырех АЦП. Перепись информации с выходных ячеек во второй регистр ( регистр хранения) производится каждым 25 - м управляющим тактом. Второй регистр процессора содержит также 288 ячеек памяти. При подаче разрешающих сигналов на системы ключей производится поочередное считывание информации в форматах машинных слов. Разрешение передачи информации по каждой системе ключей длится в течение трех тактов управляющих импульсов, что соответствует времени передачи каждого машинного слова.  [38]

Микросхема представляет собой блок приоритетного прерывания и предназначена для построения многоуровневых систем прерывания, для приема сигналов запроса на прерывание от различных устройств вычислительной системы для формирования сигналов управления микропроцессором при необходимости перехода к подпрограмме обработки прерывания. ИС состоит из 8-разрядного регистра запросов на прерывание с шифратором приоритета, 3-разрядного регистра хранения текущего приоритета; 8-уровневой схемы сравнения приоритетов и 3-разрядного устройства кодировки приоритета с открытыми коллекторными выходами.  [39]

Записываемые в ПМК слова, а также слова, считываемые из ПМК, размещаются предварительно в регистре информации, связанном с блоком управления ( БУ ПМК) посредством групп входных и выходных вентилей. По передаче и приему информационных слов БУ ПМК связан, кроме регистра информации мультиплексной памяти, с регистрами хранения и модификации АСК и УСК, а также с PC, обеспечивающим связь с интерфейсом.  [40]

Микросхемы представляют собой арифметический расширитель ( автономный асинхронный цифровой 8 - разрядный модуль) и предназначены для быстрого выполнения операций умножения, сдвига, поиска кодов битов 8 - разрядных операндов, которые представляют собой либо целые числа без знака, либо целые-числа в дополнительном коде со знаком в старшем разряде. В состав ИС входят два 8 - разрядных канала 1 и 2; 5 -разрядный канал 3; схемы обмена; 7 - разрядный регистр микрокоманд; два 8 - разрядных регистра хранения операндов; два 8 - разрядных регистра хранения результатов операций; 2 - разрядный регистр именного кода; 3 - разрядный регистр кода позиции; дешифратор микрокоманд; блок умножения; блок суммирования; блок поиска кодов бита, блок формирования состояний, блок синхронизации и схема начальной установки.  [41]

Микросхемы представляют собой арифметический расширитель ( автономный асинхронный цифровой 8 - разрядный модуль) и предназначены для быстрого выполнения операций умножения, сдвига, поиска кодов битов 8 - разрядных операндов, которые представляют собой либо целые числа без знака, либо целые-числа в дополнительном коде со знаком в старшем разряде. В состав ИС входят два 8 - разрядных канала 1 и 2; 5 -разрядный канал 3; схемы обмена; 7 - разрядный регистр микрокоманд; два 8 - разрядных регистра хранения операндов; два 8 - разрядных регистра хранения результатов операций; 2 - разрядный регистр именного кода; 3 - разрядный регистр кода позиции; дешифратор микрокоманд; блок умножения; блок суммирования; блок поиска кодов бита, блок формирования состояний, блок синхронизации и схема начальной установки.  [42]

Блок таймера содержит 14-битовый вычитающий счетчик, 16-битовый регистр хранения, схему формирования выходного сигнала и схему управления таймером. Счетчик выполняет основную функцию данного блока, заключающуюся в подсчете импульсов, поступающих извне на вход TIMER IN. Регистр хранения в 14 младших битах содержит коэффициент счета N, который загружается в него при подготовке таймера к работе и задает начальное состояние счетчика. Два старших бита этого регистра составляют регистр режима ( RR), в котором хранится код ТМ2ТМ1 заданного режима работы таймера. Схема формирования обеспечивает форму сигнала TIMER OUT в соответствии с режимом работы таймера. Этот сигнал обязательно изменяет свое значение в момент окончания счета. Схема управления реализует заданный режим работы таймера и, в частности, осуществляет перезагрузку числа N из регистра в счетчик при организации циклической ( непрерывной) работы таймера.  [43]

Отдельные операции можно достаточно просто осуществить с помощью схем среднего уровня интеграции. В качестве примера на рис. 1.11 показана структурная схема устройства, выполняющего аппаратное умножение двух 16-битовых операндов и округление результата до 16 бит. Схема включает в себя 8-разрядные регистры хранения и сдвига Pel - Ргб, 4-разрядные арифметическо-логические устройства АЛУ1 - АЛУ4 со схемой ускоренного переноса СУП, счетчик тактов Сч, дешифратор адресов и тактов ДШАТ, двунаправленный буфер данных БД и буфер адресов Б А. Применяется алгоритм умножения со сдвигом сомножителя, находящегося в Рг1, Рг2, и суммы в Рг5, Ргб. Все регистры адресуются как ячейки памяти и занимают 6 байт адресного пространства. Устройство связывается с магистралью процессора К580ИК80 и работает на его тактовой частоте 2 МГц. Заметим, что программное умножение в этом формате для К580ИК80 длится около 500 мкс. Однако реальный выигрыш не так велик, поскольку следует учесть время, необходимое для загрузки исходных данных и считывания результата.  [44]

Входной коммутатор переключает измерительные каналы и, используя калиброванные временные интервалы, вырабатываемые таймером, формирует пачки импульсов, поступающие на вход суммирующего счетчика. В результате десятикратного обращения к датчику за 20-минутный интервал и последующего осреднения в регистры хранения КЗС заносятся результаты предварительной обработки. Каждому параметру соответствует свой восьмиразрядный регистр ( измерительный) хранения.  [45]



Страницы:      1    2    3    4