Cтраница 1
Диодно-резистивные логические элементы И для отрицательных сигналов и ИЛИ для положительных сигналов. [1] |
Входные диоды будут смещены в прямом направлении, если все входные сигналы соответствуют О. Выходное напряжение в точке a равно - ио, поскольку падение напряжения на диоде также равно нулю. [2]
Принцип построения.| Диодно-транзисторный элемент И-ИЛИ-НЕ с переключением тока. [3] |
Входные диоды Д1 Дт и сопротивление R образуют схему И для положительных сигналов, а диоды Д, ч - Дт и сопротивление R5 - схему ИЛИ. [4]
Входными диодами триггера служат лампы Лй, Лй, которые могут быть заменены германиевыми диодами. Кроме того, имеется отдельный вход ( так называемый счетный вход) через емкость С2 и сопротивление Кг на обе сетки триггера. Импульсы поступают на счетный вход триггера через импульсный трансформатор Tpl, общий для входных вентилей и блока задержки на лампе Лв. Отрицательные импульсы, меньшие 4 в по величине, а также положительные импульсы не действуют на триггер. Этим достигается нечувствительность схемы триггера к небольшим паразитным импульсам. [5]
В, входные диоды, подключенные к коллектору, отпираются и происходит переключение II группы логических элементов. [6]
После отпирания входных диодов начинается рассасывание носителей в базе инверторов элементов II группы. [7]
После отпирания входных диодов начинается рассасывание носителей из базы транзисторов-усилителей II группы логических элементов. [8]
Топологический чертеж транзистора промежуточного каскада. [9] |
В качестве входных диодов Д - Д4, топологический чертеж которых показан на рис. 2.45, выбран диод на p - n - переходе база - коллектор интегральной транзисторной структуры. Диод промежуточного каскада ( рис. 2.46) выполнен на переходе эмиттер - база той же транзисторной структуры. [10]
Расчетные схемы элемента ДТЛ-типа для вычисления t. а - полная. б - упрощенная. в - переходный процесс в узловой точке К. [11] |
В, при котором входные диоды нагрузок смещаются в прямом направлении. [12]
Поскольку коллекторная область для входных диодов общая, то суммарная емкость этой области относительно подложки МСак сравнительно мала. [13]
Как следует из описания, входные диоды VD1 - VD4 на схеме 5 - 2, а в работе элемента непосредственно не участвуют, их роль вспомогательная. [14]
Примеры построения логических элементов ИЛИ-НЕ на схемах ТЛНС ( а, РТЛ ( б и РЕТЛ ( в. [15] |