Cтраница 4
Выходом каждого одноразрядного сумматора является цифра соответствующего разряда суммы Si возможный перенос zi в соседний старший разряд. Сумматоры такого типа, в состав которых входит комбинационная логическая схема, не обладают памятью: после снятия сигналов - со входов сигналы на выходе ( суммы и переносы) также исчезают. Такие сумматоры называются комбинационными. [46]
![]() |
Условное графи - Установка О. [47] |
Все логические схемы принято разбивать на два класса. Мы уже познакомились с первым классом таких схем комбинационными логическими схемами, в которых используются логические элементы И, ИЛИ, НЕ. К ним относятся времязадающие и запоминающие устройства. [48]
Рассматривается возможность применения вынужденного рассеяния света в оптическом. Показано, что на основе таких элементов возможен синтез произвольных комбинационных логических схем. Обсуждаются особенности оптических логических элементов на основе вынужденного рассеяния света. [49]
Булева алгебра выбора представляет собой обобщение известной алгебры логики и содержит последнюю в себе в виде частного случая. Если алгебра логики нашла широкое применение при синтезе так называемых комбинационных логических схем и при программировании цифровых вычислительных машин, То алгебру выбора полезно использовать при разработке ряДй диодных операционных блоков АВМ и при - программировании работы аналоговых машин. В алгебре логики исследуются операции над переменными, которые меняются дискретно и могут принимать лишь два значения. В алгебре выбора изучаются операции над произвольными переменными ( дискретными и непрерывными), но они должны быть ограничены по величине сверху и снизу. Алгебру выбора в литературе часто называют непрерывной логикой. В отношении алгебры выбора следует с самого начала оговориться, что ее применение при программировании АВМ не приводит непосредственно к схеме, наилучшей в каком-либо смысле. Алгебра выбора полезна тем, что позволяет путем формальных равносильных преобразований математических выражений получать большое разнообразие логических схем АВМ, из которых можно отобрать схемы, удобные для реализации. [50]
Понимать, как используются логические элементы, очень важно-ведь успех вашей деятельности как технического специалиста, связанного с эксплуатацией электронной аппаратуры, инженера-конструктора или просто человека, интересующегося цифровой электроникой в качестве хобби, целиком будет зависеть от того, насколько хорошо вы овладели навыками сборки электронных схем из логических элементов. Предполагается, конечно, что все детали, необходимые для сборки комбинационных логических схем, вы сумеете найти в магазине или лаборатории. Логические элементы, с которыми вам придется иметь дело, представляют собой компактные, недорогие и удобные для использования корпусированные ИС. [51]
![]() |
Решение логической задачи с помощью селектора данных. [52] |
Однако, применив селектор данных, как показано на рис. 4.24, мы решили ту же задачу, используя всего лишь одну ИС. Применение селектора представляется весьма простым, удобным и эффективным методом решения задач построения комбинационных логических схем. Общедоступные селекторы данных пригодны для реализации логических функций с тремя, четырьмя или пятью переменными. Когда вы будете пользоваться документацией изготовителей устройств обработки данных, обратите внимание на то, что селекторы данных называют также мультиплексорами. [53]
Логически последовательное ( И), параллельное ( ИЛИ) соединение контактов и инверсия ( НЕ) образуют базис Буля. В результате LD идеально подходит не только для построения релейных автоматов, но и для программной реализации комбинационных логических схем. Благодаря возможности включения в LD функций и функциональных блоков, выполненных на других языках, сфера применения языка практически не ограничена. [54]
Потенциальная связь предполагает наличие непосредственных гальванических соединений между электронными элементами, электрические состояния которых передаются при этом без каких-либо преобразований. После окончания переходных процессов в системе элементов устанавливаются определенные уровни токов и напряжений, отражающие заданное информационное состояние всей системы. В потенциальных комбинационных логических схемах преобразование информации производится за один такт. После подачи потенциальных сигналов на входы схемы ( узла) вырабатываются устойчивые уровни выходных сигналов, которые существуют до тех пор, пока не сняты входные уровни сигналов. [55]
В соответствии с этим имеется несколько способов построения схем контроля для комбинационных логических схем. Одним из таких способов является дублирование. При этом используются две идентичные комбинационные логические схемы с параллельными входами, выходы которых поступают на схему сравнения. [56]
При этом на конце регистра крайний левый ( или крайний правый) бит теряется, в то время как в позицию крайнего правого ( или крайнего левого) бита загружается значение, поступающее со входа последовательного ввода. Устройство может также принимать я-битовые слова параллельно передаваемых данных, которые, пройдя через регистр преобразуются в последовательную форму. Сдвиговые регистры с параллельными выходами и комбинационные логические схемы, на входы которых подаются сигналы с выходов этих регистров ( см. С. [57]
В микропроцессорах применяются ПЛМ, которые используются в качестве носителей микропрограмм в МП. ПЛМ реализует логические функции дизъюнкции и конъюнкции и их сочетания. В общем случае программируемые логические матрицы представляют собой сложные комбинационные логические схемы. Матрицы ПЛМ выпускаются в виде двух типов устройств, программируемых маской и пользователем. При подключении к ПЛМ дешифратора полученная схема может выполнять функции ПЗУ. [58]
Конечные автоматы ( ниже для краткости определение конечные будем опускать), к которым можно отнести почти все узловые схемы, состоят из элементарных автоматов и комбинационных логических схем. Элементарными автоматами обычно служат триггерные ячейки. Общая структура автомата показана на рис. 10.1. Входами комбинационной логической схемы являются аргументы х и сигналы с выходов триггерных ячеек. [59]
![]() |
Блок-схема деления восьмиразрядных двоичных чисел. [60] |