Cтраница 3
Отсутствие собственного потребления тока в выходной цепи сложного инвертора делает его весьма экономичным. [31]
![]() |
Логический элемент на МДП-транзисторах с двухступенчатой логикой.| Схемы усили. [32] |
Схемы усилителей построены по аналогии со схемами сложных инверторов, которые рассматривались в предыдущем параграфе. Схема на рис. 8 - 29, а выполняет функцию инвертора. При низком уровне входного сигнала ( х 0) транзисторы 77 и Т4 закрыты, а ТЗ открыт. [33]
Выходное сопротивление элемента 2И - НЕ со сложным инвертором ( рис. 5.2) зависит от того, какие напряжения поданы на входы. [34]
![]() |
Схема элемента ТТЛ со сложным инвертором. [35] |
На рис. 1.31 приведена модификация элемента ТТЛ со сложным инвертором. Данная схема предназначена для увеличения помехоустойчивости, коэффициента разветвле-ления и быстродействия при работе на большую емкостную нагрузку. Инвертор состоит из фа-зорасщепляющего каскада на транзисторе 7 и резисторах Я2, Кз и выходного каскада на транзисторах Г Т3, резисторе Ra и диоде Дг. Особенность работы схемы заключается в следующем. Если транзистор 7 закрыт, то на его эмиттере потенциал равен нулю и транзистор Т2 закрыт. Через Т3 на выход схемы подается высокий уровень напряжения l / v Выход схемы в этом ( единичном) состоянии является низкоомным и обладает высокой нагрузочной способностью. Если транзистор 7 открыт, то транзистор Тг открывается и начинает работать в режиме насыщения. Чтобы предотвратить открытие транзистора Т3 при напряжении на выходе, равном U0, в схему вводят диод Дг. Для ограничения насыщения выходного транзистора шунтируют его коллекторный переход диодом Шотки. Этот схемотехнический прием был впервые использован в ТТЛ. [36]
![]() |
Схема логического элемента ДТЛ со сложным инвертором. [37] |
С целью увеличения коэффициента разветвления т применяют схемы со сложным инвертором. [38]
На рис. 7.25 показана переключательная характеристика микросхемы ТТЛ со сложным инвертором. [39]
![]() |
Характеристика вход-выход ТТЛ элемента.| ТТЛ элемент. [40] |
Фазоразделительный каскад служит для разделения сигнала и управления выходным каскадом сложного инвертора. Сигнал в точке К противоположен по фазе сигналу, поступающему со входного каскада, а сигнал в точке Э совпадает по фазе с сигналом на входе. [41]
![]() |
Схема электрическая принципиальная полупроводниковой ИС - логического элемента со сложным инвертором. [42] |
На рис. 8.22 представлена схема логического элемента транзисторно-транзисторной логики со сложным инвертором. Все элементы имеют графические буквенно-цифровые обозначения в соответствии с ГОСТами ЕСКД - Транзисторы изображены без корпуса. Выходы, входы и контакты питания в схеме располагают в ряд, в данном случае - вертикально. [43]
![]() |
Схема электрическая принципиальная полупроводниковой ИС - логического элемента со сложным инвертором. [44] |
На рис. 8.22 представлена схема логического элемента транзисторно-транзисторной логики со сложным инвертором. Все элементы имеют графические буквенно-цифровые обозначения в соответствии с ГОСТами ЕСКД. Транзисторы изображены без корпуса. Выходы, входы и контакты питания в схеме располагают в ряд, в данном случае - вертикально. [45]