Cтраница 1
Преобразование D-триггера в / У-триггер. [1] |
D-триггер достаточно соединить входы / и К. [2]
D-триггеры в регистре памяти преобразуются в D-i - триггеры. [3]
Условное обозначение интегральных триггеров. [4] |
D-триггер и специфический для интегральных схем универсальный / / ( - триггер. [5]
D-триггер можно получить из тактируемого RS-триггера, добавляя к последнему инвертор, как это показано на рис. 6.10. Чаще всего вам, вероятно, придется использовать D-триггеры, выполненные в виде монолитных ИС. На рис. 6.11, а показано условное графическое обозначение типичного герийно выпускаемого интегрального D-триггера. Логический 0 на входе PS инициирует установку логической 1 на выходе Q. [6]
Схемы Г - триггера. [7] |
D-триггер имеет только режимы установки любого нового состояния. Для задержки на один такт ( на один период) используется двухтактный D-триг-гер. [8]
Схемы Г - тригтера. [9] |
D-триггер имеет только режимы установки любого нового состояния. Для задержки на один такт ( на один период) используется двухтактный D-триггер. [10]
D-триггер выполнен на универсальных логических элементах И-НЕ. Сигнальным входом триггера является вход D. [11]
D-триггер, рассматриваемый в данной главе, управляется фронтом синхросигнала. Существуют и другие типы D-триг-геров. [12]
D-триггер имеет один информационный вход D, устанавливающий триггер в состояние, соответствующее логическому уровню на этом входе. [13]
Упрощенный вариант универсального / / ( - триггера, построенного на логических элементах и транзисторах. [14] |
D-триггеры применяются в устройствах, где требуется задержка времени срабатывания. Временная задержка возникает как результат последовательного прохождения сигнала через ряд переключающихся логических элементов. [15]