Cтраница 5
ЛУ-триггеру, D-триггер при этом придется в схеме поставить с ног на голову, и переключить сигнал синхронизации на более дальние от входа D элементы И-НЕ. [61]
Параллельный регистр одно-тактного действия. [62] |
Исключением являются однофазные D-триггеры, выполненные на логических схемах НЕ, И-ИЛИ. Параллельные регистры, построенные на их основе, обладают экономичностью по оборудованию, присущей двухтактным схемам, и работают в однотактном режиме записи информации. [63]
Микросхема представляет собой счетверенный D-триггер. [64]
Микросхемы представляют собой счетверенный D-триггер. [65]
Микросхема представляет собой счетверенный D-триггер Содержит 284 интегральных элемента. [66]
Микросхема представляет собой счетверенный D-триггер. [67]
Микросхема представляет собой счетверенный D-триггер Содержит 284 интегральных элемента. [68]
Логические схемы, схемные обозначения и таблица функционирования ЛЯ-триггеров. [69] |
Логическая схема D-триггера может выглядеть по-разному в зависимости от того, из каких простейших логических элементов составляется триггер. [70]
Динамический D-триггер на блокирующих элементах. [71] |
Для работы D-триггера в динамическом режиме необходимо выполнение трех условий: 1) S R 1 ( 0) - статические входы отключены; 2) С [ 7 f - l) - наличие фронта ( среза) синхронизирующего импульса; 3) Dn Qn - равенство потенциалов на входе задержки и инверсном входе триггера. [72]
Счетные триггеры на основе тактируемых триггеров типа RS и D. [73] |
Пример схемы D-триггера на элементах И - НЕ приведен на рис. 10.5, в. Пока отсутствует тактирующий сигнал ( С0), на выходах элементов / и 2 действуют единичные сигналы, которые не могут повлиять на состояние элементов RS-триггера, и триггер хранит свое состояние. Приход тактирующего сигнала задает единицы на соответствующие входы элементов 7 и 2, состояние которых теперь будет определяться исключительно сигналом на информационном входе. [74]