Cтраница 4
Функционирование D-триггера описывается табл. 4.17. Под действием синхросигнала С информация, поступающая на вход D, принимается в триггер, но на выходе Q появляется с задержкой на один такт. [46]
Совокупность D-триггеров, имеющих общий тактовый сигнал, называется синхронным регистром памяти. Информационные входы и выходы таких регистров независимы. Из рис. 4.1 следует, что на регистре памяти может быть синтезирован любой синхронный автомат. [47]
Парафазный однотаЧтный сдвигающий регистр. а - на R-St - триггерах. б - на J-Kf - триггерах.| Схема парафазного сдвигающего регистра однотактного действия. 142. [48] |
Выполнение D-триггеров на основе схем И-ИЛИ-НЕ является неэффективным так как слабо используются возможности элемента с двухступенчатой логикой ( см. гл. [49]
Схема D-триггера, выполненная на элементах И - НЕ в соответствии с уравнением (2.50), приведена на рис. 2.64. Эта схема но сравнению со схемой D-триггера, приведенной на рис. 2.65 а, требует для управления синхросигналов обеих полярностей и не имеет инверсного выхода. Достоинством схемы является меньшая задержка. [50]
Обозначение Г - триггера.| Варианты реализации Г - триггера.| Структурная схема ( а и обозначе - число РАНДОВ, преобразование ( 5 D-триггера ние последовательного кода. [51] |
Функционирование D-триггера описывается табл. 4.17. Под действием синхросигнала С информация, поступающая на вход D, принимается в триггер, но на выходе Q появляется с задержкой на один такт. [52]
Работа трехфазного квазистатического D-триггера на МДП-тран-зисторах достаточно подробно рассмотрена в гл. [53]
В D-триггере информация передается со входа D на выход Q при переключении сигнала синхронизации из нуля в единицу. [54]
Счетный триггер. [55] |
В D-триггере J KD, т.е. помимо тактового входа имеется только один вход D. Из табл. 4.12 ( 2-я у; и 3-я строки) нетрудно видеть, что в D-триггере Qn i ID, т.е. триггер запоминает сигнал на входе D в момент I тактового импульса и хранит его до следующего тактового I импульса. [56]
Счетный триггер. [57] |
В D-триггере J K D, т.е. помимо тактового входа имеется только один вход D. Из табл. 4.12 ( 2-я и 3-я строки) нетрудно видеть, что в D-триггере Qn i - - D, т.е. триггер запоминает сигнал на входе D в момент тактового импульса и хранит его до следующего тактового импульса. Поэтому D-триггер является элементом памяти, он находит широкое применение, в том числе в регистрах. [58]
Записанная в D-триггер информация не может храниться более одного такта: с каждым тактовым импульсом состояние триггера обновляется. Наличие V-входа расширяет функциональные возможности D-триггера, позволяя в нужные моменты времени сохранять информацию на выходах в течение требуемого числа тактов. [59]
Схема синхронного D-триггера, управляемого по положительному перепаду напряжения ( я и его условное графическое изображение ( б. [60] |