Cтраница 2
Схема логического элемента И-ИЛИ-НЕ ( а также ИЛИ-НЕ) получается путем подключения параллельно транзистору - расщепителю фазы дополнительных транзисторов со своими входными каскадами. Входные цепи, действуя независимо друг от друга, обеспечивают выполнение операции ИЛИ, а в остальном схема действует, как базовый элемент. Если входы Х и Хъ, а также Хз и х4 перемкнуть, элемент выполняет операцию ИЛИ-НЕ. [16]
Схемы логического элемента ИЛИ, реализующего операцию логического суммирования, имеют несколько входов и один выход. [17]
Схема подобного логического элемента приведена на рис. 5 - 6, а. Если хотя бы одно из входных напряжений х, х2, х Имеет высокий уровень ( / х, то транзистор Т находится в состоянии насыщения и выходное напряжение имеет низкий уровень. Если все выходные напряжения имеют Низкий уровень ( ( / вх 0), то напряжение на базе транзистора Т отрицательно, транзистор закрыт и ( / вых имеет высокий уровень. Таким образом, элемент выполняет логическую функцию ИЛИ - НЕ. [18]
Схема логического элемента ИЛИ на диодах показана на фиг. [19]
Существуют схемы логических элементов, которые в одном логическом состоянии отдают ток в нагрузку, а в другом - получают его от нагрузки. [20]
ТТЛ-вариант схемы логического элемента И-НЕ дан на рис. 100, в. [21]
Варианты схем логических элементов ИЛИ показаны на фиг. [22]
Варианты схем логических элементов НЕТ показаны на фиг. [23]
![]() |
Логический элемент ИЛИ на диодах ( о и на транзисторах ( б. [24] |
В схеме логического элемента И транзисторы могут быть соединены последовательно или параллельно. [25]
В схеме транзисторного логического элемента НЕ транзистор работает как ключ. [26]
В схемах логических элементов связь между входными и выходными сигналами соответствует логическим операциям. [27]
Последовательное соединение схем логических элементов, позволяющее выполнять передачу информации, естественно, подразумевает возможность соединения выходов одних элементов со входами других. Соединение между собой выходов элементов в общем случае считается недопустимым. Однако существуют элементы, выходы которых предназначены именно для работы в условиях взаимного соединения. Такие элементы позволяют строить схемы обработки информации, в которых несколько элементов - источников сигналов - передают информацию приемнику ( или нескольким приемникам) по одной общей соединительной линии, к которой присоединены выходы нескольких источников. Схема каждого источника строится таким образом, чтобы его выход мог находиться в электрически отключенном состоянии от соединительной линии либо в состоянии 0 или 1 при подключении к соединительной линии. В каждый данный момент времени к соединительной линии подключается не более одного источника, отключенные электрически от линии источники не влияют на работу друг друга и подключенного к линии источника. [28]
Из рассмотрения схем различных логических элементов следует, что они представляют собой многоэлементные устройства, поэтому работоспособность логических элементов характеризуется набором основных параметров, по которому можно сравнивать и классифицировать различные логические схемы. [29]
Транзисторный вариант схемы логического элемента ИЛИ - НЕ на четыре входа ( один элемент микросхемы 115ЛЕ2), выполненного по типу ТЛ, показан на рис. 6.14. Схема работает как логический элемент НЕ с несколькими входами. [30]