Cтраница 5
На рис. 5 - 34 изображены схемы логического элемента ИЛИ. [61]
На рис. 6 - 19 представлена схема логического элемента ИЛИ с тремя входами. Мгновенная полярность напряжений, указанная на схеме, соответствует управляющему полупериоду. Цепи смещения питаются от синфазных с основными источниками тока. При отсутствии сигнала на входе вентиль В5 в течение управляющего полупериода открыт током смещения ICw UCM lruy [ - Y, в связи с чем цепь обмотки управления оказывается замкнутой. [62]
![]() |
Принципиальные электрические схемы транзисторных логических элементов. [63] |
На рис. VII.14, б представлена схема логического элемента ИЛИ, ИЛИ - НЕ. Для получения сигнала на выходе схемы при наличии сигнала на входе включены два элемента ИЛИ - НЕ последовательно. Следовательно, по выходу / схема выполняет функцию ИЛИ - НЕ. [64]
![]() |
Логический элемент И на диодах ( а и на транзисторах, управляемых отрицательными ( б и положительными ( в импульсами. [65] |
На рис. 5 - 34 изображены схемы логического элемента ИЛИ. При подаче положительного импульса на один из входов схемы, выполненной на полупроводниковых диодах Л ] и Л2 ( рис. 5 - 34, а), соответствующий диод пропускает сигналы и на выходе появляется положительный импульс. [66]
![]() |
Транзисторные логические схемы. [67] |
На рис. 1.5, б приведена схема логического элемента DCTL, реализующего функцию ИЛИ-НЕ. Особенность схем DCTL в том, что на их параметры сильно влияет разброс входных характеристик транзисторов. Обеспечение нормального режима работы DCTL-ИС с учетом разброса входных характеристик транзисторов достигается при больших коллекторных токах, что приводит к значительной рассеиваемой мсщ -: нссти в ИС. [68]